参数资料
型号: 5M240ZM68I5N
厂商: Altera
文件页数: 20/30页
文件大小: 0K
描述: IC MAX V CPLD 240 LE 68-MBGA
产品培训模块: Max V Overview
特色产品: MAX? V CPLDs
标准包装: 640
系列: MAX® V
可编程类型: 系统内可编程
最大延迟时间 tpd(1): 7.5ns
电压电源 - 内部: 1.71 V ~ 1.89 V
逻辑元件/逻辑块数目: 240
宏单元数: 192
输入/输出数: 52
工作温度: -40°C ~ 100°C
安装类型: 表面贴装
封装/外壳: 68-TFBGA
供应商设备封装: 68-MBGA(5x5)
包装: 托盘
3–20
Chapter 3: DC and Switching Characteristics for MAX V Devices
Timing Model and Specifications
Table 3–26 lists the external I/O timing parameters for the 5M40Z, 5M80Z, 5M160Z,
and 5M240Z devices.
Table 3–26. Global Clock External I/O Timing Parameters for the 5M40Z, 5M80Z, 5M160Z, and 5M240Z Devices
C4
C5, I5
Symbol
Parameter
Condition
Unit
Min
Max
Min
Max
t PD1
t PD2
t SU
t H
t CO
t CH
t CL
t CNT
f CNT
Worst case pin-to-pin delay through one LUT
Best case pin-to-pin delay through one LUT
Global clock setup time
Global clock hold time
Global clock to output delay
Global clock high time
Global clock low time
Minimum global clock period for
16-bit counter
Maximum global clock frequency for 16-bit
counter
10 pF
10 pF
10 pF
2.4
0
2.0
253
253
5.4
7.9
5.8
6.6
184.1
4.6
0
2.0
339
339
8.4
14.0
8.5
8.6
118.3
ns
ns
ns
ns
ns
ps
ps
ns
MHz
Notes to Table 3–26 :
(1) The maximum frequency is limited by the I/O standard on the clock input pin. The 16-bit counter critical delay performs faster than this global
clock input pin maximum frequency.
(2) Not applicable to the T144 package of the 5M240Z device.
Table 3–27 lists the external I/O timing parameters for the T144 package of the
5M240Z device.
Table 3–27. Global Clock External I/O Timing Parameters for the 5M240Z Device (Note 1) , (2)
C4
C5, I5
Symbol
Parameter
Condition
Unit
Min
Max
Min
Max
t PD1
t PD2
t SU
t H
t CO
t CH
t CL
t CNT
f CNT
Worst case pin-to-pin delay through one LUT
Best case pin-to-pin delay through one LUT
Global clock setup time
Global clock hold time
Global clock to output delay
Global clock high time
Global clock low time
Minimum global clock period for 16-bit
counter
Maximum global clock frequency for 16-bit
counter
10 pF
10 pF
10 pF
2.2
0
2.0
253
253
5.4
9.5
5.7
6.7
184.1
4.4
0
2.0
339
339
8.4
17.7
8.5
8.7
118.3
ns
ns
ns
ns
ns
ps
ps
ns
MHz
Notes to Table 3–27 :
(1) The maximum frequency is limited by the I/O standard on the clock input pin. The 16-bit counter critical delay performs faster than this global
clock input pin maximum frequency.
(2) Only applicable to the T144 package of the 5M240Z device.
May 2011
Altera Corporation
相关PDF资料
PDF描述
GLM65-24G POWER SUPPLY MEDICAL 65W 24V
5M240ZT144I5N IC MAX V CPLD 240 LE 144-TQFP
MCP98243T-BE/ST IC TEMP SENSOR 2WIRE 3V 8-TSSOP
VI-2T1-CY-F1 CONVERTER MOD DC/DC 12V 50W
FSFR1700US IC FPS POWER SWITCH 9-SIP
相关代理商/技术参数
参数描述
5M240ZT100A5N 功能描述:CPLD - 复杂可编程逻辑器件 CPLD - MAX V 192 Macro 79 IOs RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
5M240ZT100C4N 功能描述:CPLD - 复杂可编程逻辑器件 CPLD - MAX V 192 Macro 79 IOs RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
5M240ZT100C5N 功能描述:CPLD - 复杂可编程逻辑器件 CPLD - MAX V 192 Macro 79 IOs RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
5M240ZT100I5N 功能描述:CPLD - 复杂可编程逻辑器件 CPLD - MAX V 192 Macro 79 IOs RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
5M240ZT144A5N 功能描述:CPLD - 复杂可编程逻辑器件 192 Macrocells Flash 114 IOs 1.8 V 27 uA RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100