参数资料
型号: 74LVC543ADB,118
厂商: NXP Semiconductors
文件页数: 15/20页
文件大小: 0K
描述: IC REGISTERED TXRX 8BIT 24SSOP
产品培训模块: Logic Packages
标准包装: 1,000
系列: 74LVC
逻辑类型: 寄存收发器,非反相
元件数: 1
每个元件的位元数: 8
输出电流高,低: 24mA,24mA
电源电压: 1.2 V ~ 3.6 V
工作温度: -40°C ~ 125°C
安装类型: 表面贴装
封装/外壳: 24-SSOP(0.209",5.30mm 宽)
供应商设备封装: 24-SSOP
包装: 带卷 (TR)
其它名称: 74LVC543ADB-T
74LVC543ADB-T-ND
935245860118
74LVC543A_8
All information provided in this document is subject to legal disclaimers.
NXP B.V. 2012. All rights reserved.
Product data sheet
Rev. 8 — 18 December 2012
4 of 20
NXP Semiconductors
74LVC543A
Octal D-type registered transceiver; 3-state
5.
Pinning information
5.1 Pinning
5.2 Pin description
(1) This is not a supply pin. The substrate is attached to this
pad using conductive die attach material. There is no
electrical or mechanical requirement to solder this pad.
However, if it is soldered, the solder land should remain
floating or be connected to GND.
Fig 4.
Pin configuration for SO24 and (T)SSOP24
Fig 5.
Pin configuration for DHVQFN24
74LVC543A
LEBA
VCC
OEBA
EBA
A0
B0
A1
B1
A2
B2
A3
B3
A4
B4
A5
B5
A6
B6
A7
B7
EAB
LEAB
GND
OEAB
001aaa341
1
2
3
4
5
6
7
8
9
10
11
12
14
13
16
15
18
17
20
19
22
21
24
23
001aaa340
74LVC543A
Transparent top view
11
14
10
15
9
16
8
17
7
18
6
19
5
20
4
21
3
22
2
23
12
13
1
24
terminal 1
index area
EBA
A0
OEBA
B0
A1
B1
A2
B2
A3
B3
A4
B4
A5
B5
A6
B6
A7
B7
EAB
LEAB
LEBA
V
CC
GND
OEAB
GND(1)
Table 2.
Pin description
Symbol
Pin
Description
LEBA
1
B to A latch enable input (active LOW)
LEAB
14
A to B latch enable input (active LOW)
OEBA
2
B to A output enable input (active LOW)
OEAB
13
A to B output enable input (active LOW)
EBA
23
B to A enable input (active LOW)
EAB
11
A to B enable input (active LOW)
A[0:7]
3, 4, 5, 6, 7, 8, 9, 10
A data input or output
B[0:7]
22, 21, 20, 19, 18, 17, 16, 15
B data output or input
GND
12
ground (0 V)
VCC
24
supply voltage
相关PDF资料
PDF描述
282817-3 TERM BLOCK HEADER R/A 3POS 10MM
1776148-5 TERM BLOCK HEADER 5POS R/A SHRD
282828-3 TERM BLOCK HEADER VERT 3POS .4"
1776147-3 TERM BLOCK HEADER 3POS SHROUDED
1776145-3 TERM BLOCK HDR 3POS R/A 5.08MM
相关代理商/技术参数
参数描述
74LVC543ADB-T 功能描述:总线收发器 OCTAL REG XCVR 3-S RoHS:否 制造商:Fairchild Semiconductor 逻辑类型:CMOS 逻辑系列:74VCX 每芯片的通道数量:16 输入电平:CMOS 输出电平:CMOS 输出类型:3-State 高电平输出电流:- 24 mA 低电平输出电流:24 mA 传播延迟时间:6.2 ns 电源电压-最大:2.7 V, 3.6 V 电源电压-最小:1.65 V, 2.3 V 最大工作温度:+ 85 C 封装 / 箱体:TSSOP-48 封装:Reel
74LVC543AD-T 功能描述:总线收发器 OCTAL REG XCVR 3-S RoHS:否 制造商:Fairchild Semiconductor 逻辑类型:CMOS 逻辑系列:74VCX 每芯片的通道数量:16 输入电平:CMOS 输出电平:CMOS 输出类型:3-State 高电平输出电流:- 24 mA 低电平输出电流:24 mA 传播延迟时间:6.2 ns 电源电压-最大:2.7 V, 3.6 V 电源电压-最小:1.65 V, 2.3 V 最大工作温度:+ 85 C 封装 / 箱体:TSSOP-48 封装:Reel
74LVC543APW 功能描述:总线收发器 3.3V OCTAL REG XCVR 3-S RoHS:否 制造商:Fairchild Semiconductor 逻辑类型:CMOS 逻辑系列:74VCX 每芯片的通道数量:16 输入电平:CMOS 输出电平:CMOS 输出类型:3-State 高电平输出电流:- 24 mA 低电平输出电流:24 mA 传播延迟时间:6.2 ns 电源电压-最大:2.7 V, 3.6 V 电源电压-最小:1.65 V, 2.3 V 最大工作温度:+ 85 C 封装 / 箱体:TSSOP-48 封装:Reel
74LVC543APW,112 功能描述:总线收发器 3.3V OCTAL REG XCVR RoHS:否 制造商:Fairchild Semiconductor 逻辑类型:CMOS 逻辑系列:74VCX 每芯片的通道数量:16 输入电平:CMOS 输出电平:CMOS 输出类型:3-State 高电平输出电流:- 24 mA 低电平输出电流:24 mA 传播延迟时间:6.2 ns 电源电压-最大:2.7 V, 3.6 V 电源电压-最小:1.65 V, 2.3 V 最大工作温度:+ 85 C 封装 / 箱体:TSSOP-48 封装:Reel
74LVC543APW,118 功能描述:总线收发器 3.3V OCTAL REG XCVR RoHS:否 制造商:Fairchild Semiconductor 逻辑类型:CMOS 逻辑系列:74VCX 每芯片的通道数量:16 输入电平:CMOS 输出电平:CMOS 输出类型:3-State 高电平输出电流:- 24 mA 低电平输出电流:24 mA 传播延迟时间:6.2 ns 电源电压-最大:2.7 V, 3.6 V 电源电压-最小:1.65 V, 2.3 V 最大工作温度:+ 85 C 封装 / 箱体:TSSOP-48 封装:Reel