参数资料
型号: 92HD81B1C5NLGXUAX
厂商: INTEGRATED DEVICE TECHNOLOGY INC
元件分类: 编解码器
英文描述: PCM CODEC, QCC48
封装: ROHS COMPLIANT, QFN-48
文件页数: 214/289页
文件大小: 3502K
代理商: 92HD81B1C5NLGXUAX
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页当前第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页
IDT CONFIDENTIAL
30
V 0.987 11/09
2009 INTEGRATED DEVICE TECHNOLOGY, INC.
92HD81
SINGLE CHIP PC AUDIO SYSTEM, CODEC+SPEAKER AMPLIFIER+CAPLESS HP+LDO
2.17. EAPD
The EAPD pin (pin 47) is a dedicated, bi-directional control pin. Although named External Amplifier
Power Down (EAPD) by the HD Audio specification, this pin operates as an external amplifier power
up signal. The EAPD value is reflected on the EAPD pin; a 1 causes the external amplifier to power
up (equivalent to D0), and a 0 causes it to power down (equivalent to D3.) When the EAPD value =
1, the EAPD pin must be placed in a state appropriate to the current power state of the associated
Pin Widget even though the EAPD value (in the register) may remain 1. The default state of this pin
is 0 (driving low.) The pin defaults to an open-drain configuration (an external pull-up is recom-
mended.)
Per the HD Audio specification and ECR15b, multiple ports may control EAPD. The EAPD pin
assumes the highest power state of all the EAPD bits in all of the pin complexes. The default value of
EAPD is 1 (powered on), but the FG power state will override and the pin will be low. A port will
request External Amp Power Up when its power state is active (FG and pin widget power state is D1
or D0) or (Analog PC_Beep is enabled and port is enabled as an output) and the port’s EAPD bit is
set to 1. The state of the EAPD pin (unless configured as an input or held low by an external circuit
when configured as an open drain output) will be the logical OR of the external amp power up
requests from all ports.
By default, the EAPD pin also functions as the Mute#/ShutDown# input for the internal BTL amplifier.
In this mode, a low value at the pin (either due to internal EAPD being 0, or to an external entity forc-
ing the pin low) will cause the internal BTL amplifier to mute or enter a low power state depending on
the amplifier configuration. (See below)
Vendor specific verbs are available to configure this pin. These verbs retain their values across link
and single function group resets but are set to their default values by a power on reset:
MODE1
MODE0
EAPD Pin Function
Description
0
Open Drain I/O
Value at pin is wired-AND of EAPD bit and external signal. (default)
0
1
CMOS Output
Value of EAPD bit in pin widget is forced at pin
1
0
CMOS Input
External signal controls internal amps. EAPD bit in pin widget ignored
1
CMOS Input
External signal controls internal amps. EAPD bit in pin widget ignored
Control Flag
Description
EAPD PIN
MODE 1:0
Defines if EAPD pin is used as input, output, or bi-directional port (Open Drain)
BTL/HP SD
0 = Amp controlled by EAPD pin only (default) / 1 = Amp controlled by power state (pin and FG) only
BTL/HP SD
MODE
0 = Amp will mute when disabled. (default) / 1 = Amp will shut down (enter a low power state) when disabled
BTL/HP SD INV
0 = AMP will power down (or mute) when EAPD pin is low (default) / 1 = Amp will power down (or mute) when EAPD
pin is high.
相关PDF资料
PDF描述
92HD81B1C5NLGXYDX8 PCM CODEC, QCC48
92HD81B1C5NLGXYDX PCM CODEC, QCC48
92HD81B1X5NLGXTAX8 PCM CODEC, QCC48
92HD81B1X5NLGXTAX PCM CODEC, QCC48
92HD81B1X5NLGXUAX8 PCM CODEC, QCC48
相关代理商/技术参数
参数描述
92HD81B1C5NLGXUAX8 制造商:Integrated Device Technology Inc 功能描述:48QFN - Tape and Reel
92HD81B1C5NLGXWAX 制造商:Integrated Device Technology Inc 功能描述:AUD CODEC 2ADC / 2DAC 24BIT 48PIN VFQFPN - Bulk
92HD81B1C5NLGXWAX8 制造商:Integrated Device Technology Inc 功能描述:AUD CODEC 2ADC / 2DAC 24BIT 48PIN VFQFPN - Tape and Reel
92HD81B1C5NLGXYBX 制造商:Integrated Device Technology Inc 功能描述:92HD81B1C5NLGXYBX - Bulk
92HD81B1C5NLGXYBX8 制造商:Integrated Device Technology Inc 功能描述:92HD81B1C5NLGXYBX8 - Tape and Reel