参数资料
型号: AD-CCES-CORP-UNL
厂商: Analog Devices Inc
文件页数: 156/294页
文件大小: 0K
描述: CORP LICENSE FOR CCES UNLIMITED
设计资源: CCES Assembler/Preprocessor Manual
CCES C/C++ Compiler/Library Manual
CCES Linker/Utilities Manual
标准包装: 1
系列: *
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页当前第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页
ADSP-21160 Processor Booting
A MASTER SHARC PROCESSOR MAY BOOT A SLAVE SHARC PROCESSOR BY WRITING
TO ITS DMACx CONTROL REGISTER AND SETTING THE PACKING MODE ( PMODE ) TO 00 .
THIS ALLOWS INSTRUCTIONS TO BE DOWNLOADED DIRECTLY WITHOUT PACKING. THE
WAIT STATE SETTING OF 6 ON THE SLAVE PROCESSOR DOES NOT AFFECT THE SPEED OF
THE DOWNLOAD SINCE WAIT STATES AFFECT BUS MASTER OPERATION ONLY.
Link Port Boot Mode
WHEN LINK-BOOT THE ADSP-21160 SHARC PROCESSORS, THE PROCESSOR
RECEIVES DATA FROM 4-BIT LINK BUFFER 4 AND PACKS BOOT DATA INTO 48-BIT
INSTRUCTIONS USING THE APPROPRIATE DMA CHANNELS (DMA CHANNEL 8).
LINK PORT MODE IS SELECTED WHEN THE EBOOT IS LOW AND LBOOT AND BMS ARE
HIGH. THE EXTERNAL DEVICE MUST PROVIDE A CLOCK SIGNAL TO THE LINK PORT
ASSIGNED TO LINK BUFFER 4. THE CLOCK CAN BE ANY FREQUENCY, UP TO A MAXI-
MUM OF THE PROCESSOR CLOCK FREQUENCY. THE CLOCK FALLING EDGES STROBE THE
DATA INTO THE LINK PORT. THE MOST SIGNIFICANT 4-BIT NIBBLE OF THE 48-BIT
INSTRUCTION MUST BE DOWNLOADED FIRST. THE LINK PORT ACKNOWLEDGE SIGNAL
GENERATED BY THE PROCESSOR CAN BE IGNORED DURING BOOTING SINCE THE LINK
PORT CANNOT BE PREEMPTED BY ANOTHER DMA CHANNEL.
LINK BOOTING IS SIMILAR TO HOST BOOTING—THE PARAMETER REGISTERS
( IIx AND Cx ) FOR DMA CHANNELS ARE INITIALIZED TO THE SAME VALUES. THE
DMA CHANNEL 6 CONTROL REGISTER ( DMAC6 ) IS INITIALIZED TO 0x00A0 , AND THE
DMA CHANNEL 10 CONTROL REGISTER ( DMAC10 ) IS INITIALIZED TO 0x100000 . THIS
DISABLES EXTERNAL PORT DMA AND SELECTS DTYPE FOR INSTRUCTION WORDS. THE
LCTL AND LCOM LINK PORT CONTROL REGISTERS ARE OVERRIDDEN DURING LINK BOOT-
ING TO ALLOW LINK BUFFER 4 TO RECEIVE 48-BIT DATA.
AFTER BOOTING COMPLETES, THE IMASK REMAINS SET, ALLOWING DMA CHANNEL
INTERRUPTS. THIS INTERRUPT MUST BE CLEARED BEFORE LINK BUFFER 4 IS AGAIN
ENABLED; OTHERWISE, UNINTENDED LINK INTERRUPTS MAY OCCUR.
5-12
CROSSCORE EMBEDDED STUDIO 1.0.0
LOADER AND UTILITIES MANUAL
相关PDF资料
PDF描述
AD-UCFS-SPRD PRD LIC UCFS CORE CCES 1 PROD
AD-UCOS3-SPRD PRD LIC UCOS3 RTOS CORE CCES SGL
AD-UCUSBD-SPRD PRD LIC UCUSB DEV CORE CCES SGL
AD637-EVALZ BOARD EVALUATION FOR AD637
AD736-EVALZ BOARD EVALUATION FOR AD736
相关代理商/技术参数
参数描述
AD-CCES-MNT-C10 功能描述:CORP LIC CCES MAINTENANCE 10 USR RoHS:否 类别:编程器,开发系统 >> 软件 系列:* 标准包装:1 系列:ISE® 设计套件 类型:订阅 适用于相关产品:Xilinx FPGAs 其它名称:Q4986209T1081384
AD-CCES-MNT-C20 功能描述:CORP LIC CCES MAINTENANCE 20 USR RoHS:否 类别:编程器,开发系统 >> 软件 系列:* 标准包装:1 系列:ISE® 设计套件 类型:订阅 适用于相关产品:Xilinx FPGAs 其它名称:Q4986209T1081384
AD-CCES-MNT-N1 功能描述:CORP LIC CCES MAIN 1 NODE LOCKED RoHS:否 类别:编程器,开发系统 >> 软件 系列:* 标准包装:1 系列:ISE® 设计套件 类型:订阅 适用于相关产品:Xilinx FPGAs 其它名称:Q4986209T1081384
AD-CCES-MNT-N5 功能描述:CORP LIC CCES MAIN 5 NODE LOCKED RoHS:否 类别:编程器,开发系统 >> 软件 系列:* 标准包装:1 系列:ISE® 设计套件 类型:订阅 适用于相关产品:Xilinx FPGAs 其它名称:Q4986209T1081384
AD-CCES-MNT-UNL 功能描述:CORP LIC CCES MAINTENANCE UNL RoHS:否 类别:编程器,开发系统 >> 软件 系列:* 标准包装:1 系列:ISE® 设计套件 类型:订阅 适用于相关产品:Xilinx FPGAs 其它名称:Q4986209T1081384