参数资料
型号: ADAU1373BCBZ-R7
厂商: Analog Devices Inc
文件页数: 235/296页
文件大小: 0K
描述: IC CODEC LP W/HDPH AMP 81WLSCP
标准包装: 1
类型: 音频编解码器
数据接口: I²C,串行
分辨率(位): 24 b
ADC / DAC 数量: 1 / 2
三角积分调变:
S/N 比,标准 ADC / DAC (db): 96 / 96
动态范围,标准 ADC / DAC (db): 96 / 96
电压 - 电源,模拟: 1.62 V ~ 1.98 V
电压 - 电源,数字: 1.08 V ~ 1.98 V
工作温度: -40°C ~ 85°C
安装类型: 表面贴装
封装/外壳: 81-UFBGA,WLCSP
供应商设备封装: 81-WLCSP(4.05x3.82)
包装: 标准包装
其它名称: ADAU1373BCBZ-R7DKR
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页当前第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页
ADAU1373
Rev. 0 | Page 43 of 296
HEADPHONE OUTPUT
The ADAU1373 provides a high efficiency Class-G stereo
headphone output that is true ground centered; therefore,
no external coupling capacitors are required for connection to
the headphones. The headphones can be connected directly to
the headphone output pins, HPL (Ball G8) and HPR (Ball G9).
The headphone amplifier uses the supply provided at HPVDD
(Ball H8). The recommended operating supply voltage is 1.8 V.
This supply voltage must be decoupled with a 1 μF electrolytic
capacitor, along with a 100 nF ceramic X7R capacitor. The
headphone amplifier uses Class-G architecture and generates the
required power supplies, using a flying capacitor with a built-in
charge pump connected across CF1 (Ball J9) and CF2 (Ball J7).
The charge pump switching frequency is approximately 500 kHz.
The generated supply voltages are available at CPVDD (Ball H9,
positive rail), and CPVSS (Ball H7, negative rail).
The voltage at this node depends on the input signal to the
amplifier. For lower input signal levels, the positive and negative
rails are lowered, typically ±0.9 V for 1.8 V HPVDD. As the
signal level increases, CPVDD and CPVSS are raised to a higher
voltage of ±1.8 V for 1.8 V HPVDD. This rail switching allows
the amplifier to achieve higher efficiency. In most typical usage
conditions, the amplifier works on the lower ±0.9 V CPVDD and
CPVSS voltages, thereby consuming lower power. In addition, as
the amplifier generates the positive and negative rails, the output
amplifier is true ground centered, thereby eliminating the need for
big coupling capacitors to drive the load. For good audio per-
formance, it is recommended that 1 μF, X7R ceramic decoupling
capacitors be used for CPVDD and CPVSS. These capacitors
serve as a reservoir for the headphone amplifier.
The amplifier has built-in short-circuit protection and,
therefore, shuts down in the event of a short circuit on the
headphone outputs.
SGND (Ball G7) is provided for sensing the dc potential at the
headphone socket. It is recommended that SGND be connected
directly to the ground pin of the headphone socket, which ensures
the lowest dc offset at the amplifier output and eliminates pop-
and-click turn on/turn off for the amplifier. In addition, it helps
reduce crosstalk between the left and right channel outputs.
The headphone amplifier is designed to drive headphones with
a minimum impedance of 16 Ω. The output level of the amplifier
can be controlled using Register 0x0F (left channel headphone
output volume control bits) and Register 0x10 (right channel
headphone output volume control bits).
In addition, the headphone amplifier can be set to different
working modes, depending on the performance and power
consumption requirements (Register 0x1D, Bits[3:2]). The
available modes include Class-G (default), high efficiency, and
low efficiency. In Class-G mode, the amplifier rails are switched
between ±0.9 V and ±1.8 V, depending on the signal level. The
threshold for rail switching in Class-G operation can be set to
300 mV, 400 mV, or 500 mV using Register 0x1E, Bits[6:5].
In high efficiency mode, the rails are fixed at ±0.9 V, independent
of the input signal level. This mode reduces the output power
available from the amplifier and also reduces the amount of
current consumed by the battery.
In low efficiency mode, the rails are fixed at ±1.8 V, independent
of the input signal level. This mode enables the amplifier to
produce higher output levels, but current consumption is higher
than in high efficiency mode.
It is recommended that the default mode, Class-G mode, be used
because the supply rails are switched based on the input level.
The headphone amplifier also has a built-in overcurrent
protection circuit that protects the amplifier against a short
circuit to ground on the outputs. The overcurrent detect threshold
level can be programmed to the desired load impedance level
using Register 0x1D, Bits[1:0]. The available settings are 200 mA,
250 mA, 300 mA, and 350 mA.
The turn on time for the headphone amplifier is programmable
using Register 0x1D, Bits[5:4]. Four settings are available: 2 ms,
4 ms, 8 ms, and 16 ms.
The headphone jack insertion detect feature can be used to turn
off the speaker amplifier when the headphones are connected to
the amplifier, thereby saving extra power consumed from the
battery. Register 0x36, Bits[1:0] and Register 0x38, Bit 4 are
provided to turn on this feature. Note that this feature requires
the use of a headphone jack with a switch. See Figure 89 for
more information.
JACKDET
ADAU1373
HEADPHONE
JACK
100k
TYP
≥ AVDD
HPL
HPR
SGND
08
975-
029
Figure 89. Headphone Jack Detect Option 1
In a typical application, the headphone amplifier is powered down,
and its output is typically high impedance when inactive. Using
Register 0x1E, Bit 4 (HIZ), the headphone outputs can be pulled
down with a 300 Ω resistor. When set to a lower impedance, the
JACKDET pin (Ball G5) is pulled to ground via the 300 Ω internal
resistance of the headphone amplifier. When the headphone plug
is inserted into the headphone socket, the switch at the tip of the
socket is disconnected. This, in turn, pulls the JACKDET pin
to logic high via Resistor R1. This change in logic level at the
JACKDET pin can be used to initiate the interrupt on the GPIOx
pin or can be read in the IRQ status register (Register 0xE7), Bit 1
(HP_DECT_STATUS).
相关PDF资料
PDF描述
VI-22K-IY-F1 CONVERTER MOD DC/DC 40V 50W
VI-22J-IY-F2 CONVERTER MOD DC/DC 36V 50W
VI-22H-IY-F3 CONVERTER MOD DC/DC 52V 50W
VI-224-IY-F4 CONVERTER MOD DC/DC 48V 50W
VI-223-IY-F2 CONVERTER MOD DC/DC 24V 50W
相关代理商/技术参数
参数描述
ADAU1373BCBZ-RL 功能描述:IC CODEC LP CLASS G HP 81WLCSP RoHS:是 类别:集成电路 (IC) >> 接口 - 编解码器 系列:- 标准包装:2,500 系列:- 类型:立体声音频 数据接口:串行 分辨率(位):18 b ADC / DAC 数量:2 / 2 三角积分调变:是 S/N 比,标准 ADC / DAC (db):81.5 / 88 动态范围,标准 ADC / DAC (db):82 / 87.5 电压 - 电源,模拟:2.6 V ~ 3.3 V 电压 - 电源,数字:1.7 V ~ 3.3 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:48-WFQFN 裸露焊盘 供应商设备封装:48-TQFN-EP(7x7) 包装:带卷 (TR)
ADAU1381 制造商:AD 制造商全称:Analog Devices 功能描述:Low Noise Stereo Codec with Enhanced Recording and Playback Processing
ADAU1381BCBZ-RL 功能描述:IC AUDIO CODEC STEREO LN 30WLCSP RoHS:是 类别:集成电路 (IC) >> 接口 - 编解码器 系列:- 标准包装:2,500 系列:- 类型:立体声音频 数据接口:串行 分辨率(位):18 b ADC / DAC 数量:2 / 2 三角积分调变:是 S/N 比,标准 ADC / DAC (db):81.5 / 88 动态范围,标准 ADC / DAC (db):82 / 87.5 电压 - 电源,模拟:2.6 V ~ 3.3 V 电压 - 电源,数字:1.7 V ~ 3.3 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:48-WFQFN 裸露焊盘 供应商设备封装:48-TQFN-EP(7x7) 包装:带卷 (TR)
ADAU1381BCBZ-RL7 功能描述:IC AUDIO CODEC STEREO LN 30WLCSP RoHS:是 类别:集成电路 (IC) >> 接口 - 编解码器 系列:- 标准包装:2,500 系列:- 类型:立体声音频 数据接口:串行 分辨率(位):18 b ADC / DAC 数量:2 / 2 三角积分调变:是 S/N 比,标准 ADC / DAC (db):81.5 / 88 动态范围,标准 ADC / DAC (db):82 / 87.5 电压 - 电源,模拟:2.6 V ~ 3.3 V 电压 - 电源,数字:1.7 V ~ 3.3 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:48-WFQFN 裸露焊盘 供应商设备封装:48-TQFN-EP(7x7) 包装:带卷 (TR)
ADAU1381BCPZ 功能描述:IC AUDIO CODEC STEREO LN 32LFCSP RoHS:是 类别:集成电路 (IC) >> 接口 - 编解码器 系列:- 标准包装:2,500 系列:- 类型:立体声音频 数据接口:串行 分辨率(位):18 b ADC / DAC 数量:2 / 2 三角积分调变:是 S/N 比,标准 ADC / DAC (db):81.5 / 88 动态范围,标准 ADC / DAC (db):82 / 87.5 电压 - 电源,模拟:2.6 V ~ 3.3 V 电压 - 电源,数字:1.7 V ~ 3.3 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:48-WFQFN 裸露焊盘 供应商设备封装:48-TQFN-EP(7x7) 包装:带卷 (TR)