参数资料
型号: ADN2804ACPZ
厂商: Analog Devices Inc
文件页数: 18/24页
文件大小: 0K
描述: IC CLK/DATA REC 622MBPS 32-LFCSP
标准包装: 1
类型: 时钟和数据恢复(CDR),多路复用器
PLL:
主要目的: SONET/SDH
输入: CML
输出: LVDS
电路数: 1
比率 - 输入:输出: 1:2
差分 - 输入:输出: 是/是
频率 - 最大: 622MHz
电源电压: 3 V ~ 3.6 V
工作温度: -40°C ~ 85°C
安装类型: 表面贴装
封装/外壳: 32-VFQFN 裸露焊盘,CSP
供应商设备封装: 32-LFCSP-VQ(5x5)
包装: 托盘
Data Sheet
ADN2804
Rev. C | Page 3 of 24
SPECIFICATIONS
TA = TMIN to TMAX, VCC = VMIN to VMAX, VEE = 0 V, CF = 0.47 μF, SLICEP = SLICEN = VEE, input data pattern: PRBS 223 1,
unless otherwise noted.
Table 1.
Parameter
Conditions
Min
Typ
Max
Unit
QUANTIZER—DC CHARACTERISTICS
Input Voltage Range
@ PIN or NIN, dc-coupled
1.8
2.8
V
Peak-to-Peak Differential Input
PIN NIN
2.0
V
Input Common-Mode Level
DC-coupled (see Figure 27, Figure 28, and Figure 29)
2.3
2.5
2.8
V
Differential Input Sensitivity
223 1 PRBS, ac-coupled,1 BER = 1 × 10–10
6
3.3
mV p-p
Input Offset
500
μV
Input RMS Noise
BER = 1 × 10–10
290
μV rms
QUANTIZER—AC CHARACTERISTICS
Data Rate
622
Mbps
Output Clock Range
Locked to 622 Mbps input data
622
MHz
S11
@ 622 MHz
15
dB
Input Resistance
Differential
100
Ω
Input Capacitance
0.65
pF
QUANTIZER—SLICE ADJUSTMENT
Gain
SLICEP SLICEN = ±0.5 V
0.10
0.11
0.13
V/V
Differential Control Voltage Input
SLICEP SLICEN
0.95
+0.95
V
Control Voltage Range
DC level @ SLICEP or SLICEN
VEE
0.95
V
Slice Threshold Offset
1
mV
LOSS-OF-SIGNAL (LOS) DETECT
Loss-of-Signal Detect Range (see Figure 6)
RTHRESH = 0 Ω
14.9
16.7
18.4
mV
RTHRESH = 100 kΩ
2.6
3.5
4.4
mV
Hysteresis (Electrical)
OC-12
RTHRESH = 0 Ω
6.2
6.9
7.7
dB
RTHRESH = 100 kΩ
4.1
6.1
8.1
dB
LOS Assert Time
500
ns
LOS Deassert Time
400
ns
LOSS-OF-LOCK (LOL) DETECT
VCO Frequency Error for LOL Assert
With respect to nominal
1000
ppm
VCO Frequency Error for LOL Deassert
With respect to nominal
250
ppm
LOL Response Time
OC-12
200
μs
ACQUISITION TIME
Lock to Data Mode
OC-12
2.0
ms
Optional Lock to REFCLK Mode
20.0
ms
DATA RATE READBACK ACCURACY
Fine Readback
In addition to REFCLK accuracy
OC-12
100
ppm
POWER SUPPLY VOLTAGE
3.0
3.3
3.6
V
POWER SUPPLY CURRENT
Locked to 622.08 Mbps
128
mA
OPERATING TEMPERATURE RANGE
–40
+85
°C
1 PIN and NIN should be differentially driven and ac-coupled for optimum sensitivity.
2 When ac-coupled, the LOS assert and deassert times are dominated by the RC time constant of the ac coupling capacitor and the 50 Ω input termination of the
ADN2804 input stage.
相关PDF资料
PDF描述
ADN2805ACPZ-500RL7 IC CLK/DATA REC 1.25GBPS 32LFCSP
ADN2806ACPZ IC CLK/DATA REC 622MBPS 32-LFCSP
ADN2807ACPZ IC CLOCK/DATA RECOVERY 48LFCSP
ADN2811ACPZ-CML IC CLK/DATA REC W/AMP 48-LFCSP
ADN2812ACPZ-RL7 IC CLOCK/DATA RECOVERY 32LFCSP
相关代理商/技术参数
参数描述
ADN2804ACPZ-500RL7 功能描述:IC CLK/DATA REC 622MBPS 32-LFCSP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:- 标准包装:28 系列:- 类型:时钟/频率发生器 PLL:是 主要目的:Intel CPU 服务器 输入:时钟 输出:LVCMOS 电路数:1 比率 - 输入:输出:3:22 差分 - 输入:输出:无/是 频率 - 最大:400MHz 电源电压:3.135 V ~ 3.465 V 工作温度:0°C ~ 85°C 安装类型:表面贴装 封装/外壳:64-TFSOP (0.240",6.10mm 宽) 供应商设备封装:64-TSSOP 包装:管件
ADN2804ACPZ-RL7 功能描述:IC CLK/DATA REC 622MBPS 32-LFCSP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:- 标准包装:28 系列:- 类型:时钟/频率发生器 PLL:是 主要目的:Intel CPU 服务器 输入:时钟 输出:LVCMOS 电路数:1 比率 - 输入:输出:3:22 差分 - 输入:输出:无/是 频率 - 最大:400MHz 电源电压:3.135 V ~ 3.465 V 工作温度:0°C ~ 85°C 安装类型:表面贴装 封装/外壳:64-TFSOP (0.240",6.10mm 宽) 供应商设备封装:64-TSSOP 包装:管件
ADN2805 制造商:AD 制造商全称:Analog Devices 功能描述:1.25 Gbps Clock and Data Recovery IC
ADN2805ACPZ 功能描述:IC CLK/DATA REC 1.25GBPS 32LFCSP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:- 标准包装:1 系列:- 类型:时钟/频率发生器,多路复用器 PLL:是 主要目的:存储器,RDRAM 输入:晶体 输出:LVCMOS 电路数:1 比率 - 输入:输出:1:2 差分 - 输入:输出:无/是 频率 - 最大:400MHz 电源电压:3 V ~ 3.6 V 工作温度:0°C ~ 85°C 安装类型:表面贴装 封装/外壳:16-TSSOP(0.173",4.40mm 宽) 供应商设备封装:16-TSSOP 包装:Digi-Reel® 其它名称:296-6719-6
ADN2805ACPZ-500RL7 功能描述:IC CLK/DATA REC 1.25GBPS 32LFCSP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:- 标准包装:28 系列:- 类型:时钟/频率发生器 PLL:是 主要目的:Intel CPU 服务器 输入:时钟 输出:LVCMOS 电路数:1 比率 - 输入:输出:3:22 差分 - 输入:输出:无/是 频率 - 最大:400MHz 电源电压:3.135 V ~ 3.465 V 工作温度:0°C ~ 85°C 安装类型:表面贴装 封装/外壳:64-TFSOP (0.240",6.10mm 宽) 供应商设备封装:64-TSSOP 包装:管件