参数资料
型号: ADSP-BF526KBCZ-4C2
厂商: Analog Devices Inc
文件页数: 21/36页
文件大小: 0K
描述: IC DSP CTRLR 400MHZ 289CSPBGA
标准包装: 1
系列: Blackfin®
类型: 定点
接口: DMA,以太网,I²C,PPI,SPI,SPORT,UART,USB
时钟速率: 400MHz
非易失内存: ROM(32 kB)
芯片上RAM: 132kB
电压 - 输入/输出: 1.8V,2.5V,3.3V
电压 - 核心: 1.30V
工作温度: 0°C ~ 70°C
安装类型: 表面贴装
封装/外壳: 289-LFBGA,CSPBGA
供应商设备封装: 289-CSPBGA(12x12)
包装: 托盘
Rev. A
|
Page 28 of 36
|
March 2010
ADSP-BF522C/ADSP-BF523C/ADSP-BF524C/ADSP-BF525C/ADSP-BF526C/ADSP-BF527C
Digital Audio Interface Master Mode Timing
Table 20. Digital Audio Interface Master Mode Timing
Parameter
Test Conditions1 Min
Max
Unit
tDST
DACDAT setup time to CODEC_BCLK rising edge
30
ns
tDHT
DACDAT hold time to CODEC_BCLK rising edge
10
ns
tDL
ADCLRC/DACLRC propagation delay from CODEC_BCLK falling edge
10
ns
tDDA
ADCDAT propagation delay from CODEC_BCLK falling edge
10
ns
tBCLKR
CODEC_BCLK rising time (10 pF load)
10
ns
tBCLKF
CODEC_BCLK falling time (10 pF load)
10
ns
tBCLKDS
CODEC_BCLK duty cycle (normal and USB mode)
45:55
55:45
1 AVDD, HPVDD, VDDEXT = 3.3 V, AGND = 0 V, TA = +25°C, Slave Mode, fS = 48 kHz, XTI/CODEC_MCLK = 256 × fS unless otherwise stated.
Figure 21. Digital Audio Interface Master Mode Timing
CODEC_BCLK
DACLRC/
ADCLRC
DACDAT
ADCDAT
t
DDA
t
DST
t
DHT
t
DL
相关PDF资料
PDF描述
ADSP-BF535PKB-350 IC DSP CONTROLLER 16BIT 260 BGA
ADSP-BF538BBCZ-4A IC DSP CTLR 16BIT 316CSPBGA
ADSP-BF547YBCZ-4A IC DSP BLACKFIN 400MHZ 400CSPBGA
ADSP-BF592BCPZ IC DSP CTRLR 64LFCSP
ADSP-TS101SAB1-100 IC DSP CTRLR 128BIT BUS 625BGA
相关代理商/技术参数
参数描述
ADSP-BF526KBCZ4C2X 制造商:Analog Devices 功能描述:DSP 32-BIT 400MHZ - Trays
ADSP-BF526KBCZ-4X 制造商:Analog Devices 功能描述:LOW POWER BLACKFIN PROCESSOR WITH ADVANCED PERIPHERALS AND L - Trays
ADSP-BF526KBCZENGA 制造商:Analog Devices 功能描述:LOW POWER BLACKFIN PROCESSOR WITH ADVANCED PERIPHERALS AND L - Trays
ADSP-BF526KBCZENGC2 制造商:Analog Devices 功能描述:
ADSP-BF526XKBCZ-4X 制造商:Analog Devices 功能描述:LOW POWER BLACKFIN PROCESSOR WITH ADVANCED PERIPHERALS - Trays