参数资料
型号: AFS250-FPQG208
元件分类: FPGA
英文描述: FPGA, 250000 GATES, PQFP208
封装: 0.50 MM PITCH, GREEN, PQFP-208
文件页数: 268/318页
文件大小: 10129K
代理商: AFS250-FPQG208
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页当前第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页
Actel Fusion Mixed-Signal FPGAs
Pr el iminar y v1 .7
2-37
The Control/Status register (CTRL_STAT) is an 8-bit register that defines the operation of the RTC.
The Control register can reset the RTC, enabling operation to begin with all zeroes in the counter.
The RTC can be configured to clear upon a match with the Match register, or it can continue to
count while still setting the match signal. To enable the Fusion device to power up at a specific time
or at periodic intervals, the RTC can be configured to turn on the 1.5 V voltage regulator.
Table 2-17 details the CTRL_STAT settings.
Table 2-17 RTC Control/Status Register
Bit
Name
Description
7
rtc_rst
RTC Reset: Writing a logic 1 to this bit causes an RTC reset.2 Writing a logic 0 to this bit will
allow synchronous deassertion of reset after two ACM_CLK cycles if VCC33UP = 1.
3
6
cntr_en
Counter Enable: A logic 1 in this bit will enable the counter if the RTC is not in reset.
It takes 64 RTCCLK positive edges (one-half of the prescaler division factor), after reset is
removed and cntr_en = 1, before the counter is incremented.4
A logic 0 in this bit resets the prescaler and therefore suspends incrementing the counter,
but the counter is not reset.
Before writing to the counter registers, the counter must be disabled.
5
vr_en_mat
Voltage Regulator Enable on Match: Writing a logic 1 to this bit will allow the RTCMATCH
output port to go to logic 1 when a match occurs between the 40-bit counter and the 40-
bit match register.
Logic 0 forces RTCMATCH to logic 0 to prevent enabling the voltage regulator from the
RTC.
4:3
xt_mode[1:0
]
Crystal Oscillator Mode: These bits control the RTCXTLMODE[1:0] output ports that are
connected to the RTCMODE[1:0] input pins of the crystal oscillator pad. For 32 kHz crystal
operation, this should be set to '01'.
2
rst_cnt_omat Reset Counter on Match: A logic 1 written to this bit allows the counter to clear itself when
a match occurs. In this situation, the 40-bit counter clears on the next rising edge of the
prescaled clock, approximately 4 ms after the match occurs (the prescaled clock toggles at a
rate of 256 Hz, given a 32.768 kHz external crystal).
A logic 0 written to this bit allows the counter to increment indefinitely while still allowing
match events to occur.
1
rstb_cnt
Counter Reset: A logic 0 resets the 40-bit counter value to zero. A logic 1 allows the
counter to count.4
0
xtal_en
Crystal Oscillator Enable: This bit controls the RTCXTLSEL output port connected to the
SELMODE input pin of the crystal oscillator. If a logic 0 is written to this bit, only the FPGA
fabric can be used to control the crystal oscillator EN and MODE[1:0] inputs.
xtal_en = 1: RTC takes control of crystal oscillator. For example, the RTC Mode bits
configure the crystal oscillator (not the FPGA mode bits).
To enable sleep mode, set xtal_en = ‘0’, so the crystal is controlled from the FPGA EN signal.
Then when the FPGA is powered down, the signal from the fpga_en will be 0. It disables
the crystal oscillator.
Notes:
1. Default state (set when VCC33UP = 0) for bits 0–7 is logic 0.
2. Reset of all RTC states (except this Control/Status register) occurs asynchronously if VCC33UP = 0 or
CTRL_STAT bit 7 (rtc_rst) is set to 1.
3. Reset is removed synchronously after two rising edges of ACM_CLK, following both VCC33UP = 1 and rtc_rst = 0.
4. Counter will first increment on the 64th rising edge of RTCCLK after all of the following are true:
a. reset is removed
b. rstb_cnt (CTRL_STAT bit 1) is set to 1
c. cntr_en (CTRL_STAT bit 6) is set to 1
and will then increment every 128 RTCCLK cycles.
相关PDF资料
PDF描述
AFS250-FQN180 FPGA, 250000 GATES, PBCC180
AFS250-FQNG180 FPGA, 250000 GATES, PBCC180
AGLE600V2-FFG256C FPGA, 13824 CLBS, 600000 GATES, PBGA256
AGLE600V2-FFG484C FPGA, 13824 CLBS, 600000 GATES, PBGA484
AGLE600V2-FFGG256C FPGA, 13824 CLBS, 600000 GATES, PBGA256
相关代理商/技术参数
参数描述
AFS250-FPQG256ES 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:Actel Fusion Mixed-Signal FPGAs
AFS250-FPQG256I 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:Actel Fusion Mixed-Signal FPGAs
AFS250-FPQG256PP 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:Actel Fusion Mixed-Signal FPGAs
AFS250-FQN256ES 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:Actel Fusion Mixed-Signal FPGAs
AFS250-FQN256I 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:Actel Fusion Mixed-Signal FPGAs