参数资料
型号: EFM32G-DK3550
厂商: Energy Micro
文件页数: 461/467页
文件大小: 0K
描述: KIT DEVELOPMENT EFM32 GECKO
标准包装: 1
系列: EFM®32
类型: MCU
适用于相关产品: EFM32G
所含物品:
其它名称: 914-1040
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页第336页第337页第338页第339页第340页第341页第342页第343页第344页第345页第346页第347页第348页第349页第350页第351页第352页第353页第354页第355页第356页第357页第358页第359页第360页第361页第362页第363页第364页第365页第366页第367页第368页第369页第370页第371页第372页第373页第374页第375页第376页第377页第378页第379页第380页第381页第382页第383页第384页第385页第386页第387页第388页第389页第390页第391页第392页第393页第394页第395页第396页第397页第398页第399页第400页第401页第402页第403页第404页第405页第406页第407页第408页第409页第410页第411页第412页第413页第414页第415页第416页第417页第418页第419页第420页第421页第422页第423页第424页第425页第426页第427页第428页第429页第430页第431页第432页第433页第434页第435页第436页第437页第438页第439页第440页第441页第442页第443页第444页第445页第446页第447页第448页第449页第450页第451页第452页第453页第454页第455页第456页第457页第458页第459页第460页当前第461页第462页第463页第464页第465页第466页第467页
...the world's most energy friendly microcontrollers
18.7. LEUART - NRZ vs. RZI ......................................................................................................................
19.1. TIMER Block Overview .......................................................................................................................
19.2. TIMER Hardware Timer/Counter Control ................................................................................................
19.3. TIMER Clock Selection .......................................................................................................................
19.4. TIMER Connections ...........................................................................................................................
19.5. TIMER TOP Value Update Functionality .................................................................................................
19.6. TIMER Quadrature Encoded Inputs .......................................................................................................
19.7. TIMER Quadrature Decoder Configuration ..............................................................................................
19.8. TIMER X2 Decoding Mode ..................................................................................................................
19.9. TIMER X4 Decoding Mode ..................................................................................................................
19.10. TIMER Input Pin Logic ......................................................................................................................
19.11. TIMER Input Capture Buffer Functionality .............................................................................................
19.12. TIMER Output Compare/PWM Buffer Functionality .................................................................................
19.13. TIMER Input Capture ........................................................................................................................
19.14. TIMER Period and/or Pulse width Capture ............................................................................................
19.15. TIMER Block Diagram Showing Comparison Functionality ........................................................................
19.16. TIMER Output Logic .........................................................................................................................
19.17. TIMER Up-count Frequency Generation ...............................................................................................
19.18. TIMER Up-count PWM Generation ......................................................................................................
19.19. TIMER Up/Down-count PWM Generation ..............................................................................................
19.20. TIMER Dead-Time Insertion Unit Overview ...........................................................................................
19.21. TIMER Triple Half-Bridge ...................................................................................................................
19.22. TIMER Overview of Dead-Time Insertion Block for a Single PWM channel ..................................................
19.23. TIMER Polarity of Both Signals are Set as Active-High ............................................................................
19.24. TIMER Output Polarities ....................................................................................................................
20.1. RTC Overview ...................................................................................................................................
21.1. LETIMER Overview ............................................................................................................................
21.2. LETIMER State Machine for Free-running Mode ......................................................................................
21.3. LETIMER One-shot Repeat State Machine .............................................................................................
21.4. LETIMER Buffered Repeat State Machine ..............................................................................................
21.5. LETIMER Double Repeat State Machine ................................................................................................
21.6. LETIMER Simple Waveforms Output .....................................................................................................
21.7. LETIMER Repeated Counting ..............................................................................................................
21.8. LETIMER Dual Output ........................................................................................................................
21.9. LETIMER Triggered Operation .............................................................................................................
21.10. LETIMER Continuous Operation .........................................................................................................
21.11. LETIMER LETIMERn_CNT Not Initialized to 0 .......................................................................................
22.1. PCNT Overview .................................................................................................................................
22.2. PCNT Quadrature Coding ...................................................................................................................
22.3. PCNT Direction Change Interrupt (DIRCNG) Generation ...........................................................................
23.1. ACMP Overview ................................................................................................................................
23.2. 20 mV Hysteresis Selected ..................................................................................................................
23.3. Capacitive Sensing Set-up ...................................................................................................................
24.1. VCMP Overview ................................................................................................................................
24.2. VCMP 20 mV Hysteresis Enabled .........................................................................................................
25.1. ADC Overview ..................................................................................................................................
25.2. ADC Conversion Timing ......................................................................................................................
25.3. ADC Analog Power Consumption With Different WARMUPMODE Settings ....................................................
25.4. ADC RC Input Filter Configuration ........................................................................................................
25.5. ADC Bias Programming ......................................................................................................................
25.6. ADC Conversion Tailgating ..................................................................................................................
26.1. DAC Overview ..................................................................................................................................
26.2. DAC Bias Programming ......................................................................................................................
26.3. DAC Sine Mode ................................................................................................................................
27.1. AES Key and Data Definitions ..............................................................................................................
27.2. AES Data and Key Orientation as Defined in the Advanced Encryption Standard ............................................
27.3. AES Data and Key Register Operation ..................................................................................................
28.1. Pin Configuration ...............................................................................................................................
28.2. Tristated Output with Optional Pull-up or Pull-down ..................................................................................
28.3. Push-Pull Configuration .......................................................................................................................
28.4. Open-drain .......................................................................................................................................
28.5. Pin n Interrupt Generation ...................................................................................................................
29.1. LCD Block Diagram ...........................................................................................................................
29.2. LCD Low-power Waveform for LCD_COM0 in Quadruples Multiplex Mode, 1/3 Bias ........................................
29.3. LCD Normal Waveform for LCD_COM0 in Quadruples Multiplex Mode, 1/3 Bias ............................................
29.4. LCD Static Bias and Multiplexing - LCD_COM0 .......................................................................................
29.5. LCD 1/2 Bias and Duplex Multiplexing - LCD_COM0 ................................................................................
29.6. LCD 1/2 Bias and Duplex Multiplexing - LCD_COM1 ................................................................................
29.7. LCD 1/2 Bias and Duplex Multiplexing - LCD_SEG0 .................................................................................
29.8. LCD 1/2 Bias and Duplex Multiplexing - LCD_SEG0 Connection .................................................................
29.9. LCD 1/2 Bias and Duplex Multiplexing - LCD_SEG0-LCD_COM0 ................................................................
29.10. LCD 1/2 Bias and Duplex Multiplexing - LCD_SEG0-LCD_COM1 ..............................................................
29.11. LCD 1/3 Bias and Duplex Multiplexing - LCD_COM0 ..............................................................................
29.12. LCD 1/3 Bias and Duplex Multiplexing - LCD_COM1 ..............................................................................
2011-04-12 - d0001_Rev1.10
461
www.energymicro.com
相关PDF资料
PDF描述
EFM32GG-STK3700 KIT STARTER GIANT GECKO
EFM32LG-DK3650 KIT DEV EFM32 LEOPARD GECKO
EK-K7-KC705-CES-G-J KINTEX-7 FPGA KC705 EVAL KIT
EK-S6-SP601-G KIT EVAL SPARTAN 6 SP601
EK-S6-SP605-G KIT EVAL SPARTAN 6 SP605
相关代理商/技术参数
参数描述
EFM32GG230F1024 功能描述:ARM微控制器 - MCU 1024KB FL 128KB RAM RoHS:否 制造商:STMicroelectronics 核心:ARM Cortex M4F 处理器系列:STM32F373xx 数据总线宽度:32 bit 最大时钟频率:72 MHz 程序存储器大小:256 KB 数据 RAM 大小:32 KB 片上 ADC:Yes 工作电源电压:1.65 V to 3.6 V, 2 V to 3.6 V, 2.2 V to 3.6 V 工作温度范围:- 40 C to + 85 C 封装 / 箱体:LQFP-48 安装风格:SMD/SMT
EFM32GG230F1024G-E-QFN64R 功能描述:IC MCU 32BIT 1MB FLASH 64QFN 制造商:silicon labs 系列:Giant Gecko 包装:剪切带(CT) 零件状态:在售 核心处理器:ARM? Cortex?-M3 核心尺寸:32-位 速度:48MHz 连接性:I2C,IrDA,智能卡,SPI,UART/USART 外设:欠压检测/复位,DMA,POR,PWM,WDT I/O 数:56 程序存储容量:1MB(1M x 8) 程序存储器类型:闪存 EEPROM 容量:- RAM 容量:128K x 8 电压 - 电源(Vcc/Vdd):1.98 V ~ 3.8 V 数据转换器:A/D 8x12b,D/A 2x12b 振荡器类型:内部 工作温度:-40°C ~ 85°C(TA) 封装/外壳:64-VFQFN 裸露焊盘 供应商器件封装:64-QFN(9x9) 标准包装:1
EFM32GG230F1024-QFN64 制造商:Energy Micro AS 功能描述:GIANT GECKO MCU - Cut TR (SOS) 制造商:Energy Micro 功能描述:GIANT GECKO MCU 制造商:Energy Micro AS 功能描述:IC MCU 32BIT 1MB FLASH 64QFN
EFM32GG230F1024-QFN64T 制造商:Energy Micro AS 功能描述:GIANT GECKO MCU - Trays
EFM32GG230F1024-QFN64-T 制造商:Energy Micro AS 功能描述:IC MCU 32BIT 1MB FLASH 64QFN