参数资料
型号: EP20K400
厂商: Altera Corporation
英文描述: Programmable Logic Device Family
中文描述: 可编程逻辑器件系列
文件页数: 42/117页
文件大小: 570K
代理商: EP20K400
42
Altera Corporation
APEX 20K Programmable Logic Device Family Data Sheet
Each IOE drives a row, column, MegaLAB, or local interconnect when
used as an input or bidirectional pin. A row IOE can drive a local,
MegaLAB, row, and column interconnect; a column IOE can drive the
column interconnect.
Figure 27
shows how a row IOE connects to the
interconnect.
Figure 27. Row IOE Connection to the Interconnect
Row In
terc
onn
ect
M
e
g
a
LAB In
terc
onn
ect
Any LE
ca
n
dr
iv
e
a
pin
t
h
r
ough
t
h
e
r
ow,
c
olumn,
a
n
d
M
e
g
a
LAB
in
terc
onn
ect
.
An LE
ca
n
dr
iv
e
a
pin
t
h
r
ough
t
h
e
lo
ca
l in
terc
onn
ect
fo
r
f
aster
c
lo
c
k-
t
o-ou
t
pu
t
t
im
es
.
IOE
IOE
E
ac
h IOE
ca
n
dr
iv
e
lo
ca
l,
M
e
g
a
LAB,
r
ow,
a
n
d
c
olumn
in
terc
onn
ect
. E
ac
h IOE
data
a
n
d
OE
s
ign
a
l i
s
dr
iv
e
n by
t
h
e
lo
ca
l in
terc
onn
ect
.
LAB
相关PDF资料
PDF描述
EP20K400E Programmable Logic Device Family
EP20K600E Programmable Logic Device Family
EP20K60E Programmable Logic Device Family
EP220 Classic EPLDs
EP220-10 Classic EPLDs
相关代理商/技术参数
参数描述
EP20K400BC652-1 功能描述:FPGA - 现场可编程门阵列 CPLD - APEX 20K 1664 Macros 502 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 栅极数量: 逻辑块数量:943 内嵌式块RAM - EBR:1956 kbit 输入/输出端数量:128 最大工作频率:800 MHz 工作电源电压:1.1 V 最大工作温度:+ 70 C 安装风格:SMD/SMT 封装 / 箱体:FBGA-256
EP20K400BC652-1ES 制造商:未知厂家 制造商全称:未知厂家 功能描述:FPGA
EP20K400BC652-1V 制造商:Rochester Electronics LLC 功能描述:- Bulk
EP20K400BC652-1XV 功能描述:FPGA - 现场可编程门阵列 CPLD - APEX 20K 1664 Macros 502 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 栅极数量: 逻辑块数量:943 内嵌式块RAM - EBR:1956 kbit 输入/输出端数量:128 最大工作频率:800 MHz 工作电源电压:1.1 V 最大工作温度:+ 70 C 安装风格:SMD/SMT 封装 / 箱体:FBGA-256
EP20K400BC652-2 功能描述:FPGA - 现场可编程门阵列 CPLD - APEX 20K 1664 Macros 502 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 栅极数量: 逻辑块数量:943 内嵌式块RAM - EBR:1956 kbit 输入/输出端数量:128 最大工作频率:800 MHz 工作电源电压:1.1 V 最大工作温度:+ 70 C 安装风格:SMD/SMT 封装 / 箱体:FBGA-256