参数资料
型号: EP20K400FI672-1ES
英文描述: FPGA
中文描述: FPGA的
文件页数: 48/114页
文件大小: 1623K
代理商: EP20K400FI672-1ES
Altera Corporation
39
APEX 20K Programmable Logic Device Family Data Sheet
Figure 25. APEX 20K Bidirectional I/O Registers
Note:
(1)
The output enable and input registers are LE registers in the LAB adjacent to the bidirectional pin.
VCC
OE[7..0]
CLK[1..0]
ENA[5..0]
CLRn[1..0]
Peripheral Control
Bus
CLRN
D
Q
ENA
VCC
2 Dedicated
Clock Inputs
Chip-Wide
Output Enable
CLK[3..2]
2
12
VCC
Chip-Wide
Reset
Input Pin to
Core Delay
Slew-Rate
Control
VCCIO
Optional
PCI Clamp
Output Register
t
Delay
Core to Output
Register Delay
Input Pin to Input
Register Delay
CLRN
DQ
ENA
VCC
Chip-Wide
Reset
Input Register
Output Register
CLRN
DQ
ENA
Chip-Wide Reset
VCC
OE Register
VCC
4 Dedicated
Inputs
Row, Column,
or Local Interconnect
CO
Open-Drain
Output
相关PDF资料
PDF描述
EP20K400FI672-2 Field Programmable Gate Array (FPGA)
EP20K100QC240-3ES Boost + VON Slice + VCOM; Temperature Range: -40°C to 85°C; Package: 24-QFN T&R
EP20K100QI208-1 Boost + LDO + VON Slice + VCOM; Temperature Range: -40°C to 85°C; Package: 24-QFN T&R
EP20K100QI208-1ES 4-Channel Integrated LCD Supply; Temperature Range: -25°C to 85°C; Package: 36-QFN
EP20K100QI208-2 Field Programmable Gate Array (FPGA)
相关代理商/技术参数
参数描述
EP20K400FI672-2 制造商:未知厂家 制造商全称:未知厂家 功能描述:Field Programmable Gate Array (FPGA)
EP20K400FI672-2ES 制造商:未知厂家 制造商全称:未知厂家 功能描述:FPGA
EP20K400FI672-2V 功能描述:FPGA - 现场可编程门阵列 CPLD - APEX 20K 1664 Macros 502 IO RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 栅极数量: 逻辑块数量:943 内嵌式块RAM - EBR:1956 kbit 输入/输出端数量:128 最大工作频率:800 MHz 工作电源电压:1.1 V 最大工作温度:+ 70 C 安装风格:SMD/SMT 封装 / 箱体:FBGA-256
EP20K400FI672-3 制造商:未知厂家 制造商全称:未知厂家 功能描述:Field Programmable Gate Array (FPGA)
EP20K400FI672-3ES 制造商:未知厂家 制造商全称:未知厂家 功能描述:FPGA