参数资料
型号: EP20K600EFI1020-1X
英文描述: FPGA
中文描述: FPGA的
文件页数: 64/114页
文件大小: 1623K
代理商: EP20K600EFI1020-1X
Altera Corporation
53
APEX 20K Programmable Logic Device Family Data Sheet
Tables 17 and 18 summarize the ClockLock and ClockBoost parameters
for APEX 20KE devices.
Table 17. APEX 20KE ClockLock & ClockBoost Parameters
Symbol
Parameter
Condition
Min
Typ
Max
Unit
tR
Input rise time
5ns
tF
Input fall time
5ns
tINDUTY
Input duty cycle
40
60
%
tINJITTER
Input jitter peak-to-peak
2
% of input
period
peak-to-
peak
tOUTJITTER Jitter on ClockLock or ClockBoost-
generated clock
0.35
% of
output period
RMS
tOUTDUTY
Duty cycle for ClockLock or
ClockBoost-generated clock
45
55
%
tLOCK (2),
Time required for ClockLock or
ClockBoost to acquire lock
40
s
相关PDF资料
PDF描述
EP20K600EFI1020-2 FPGA
EP20K600EFI1020-2ES FPGA
EP20K600EFI1020-2X FPGA
EP20K600EFI1020-3 FPGA
EP20K600EFI1020-3ES FPGA
相关代理商/技术参数
参数描述
EP20K600EFI1020-2 制造商:未知厂家 制造商全称:未知厂家 功能描述:FPGA
EP20K600EFI1020-2ES 制造商:未知厂家 制造商全称:未知厂家 功能描述:FPGA
EP20K600EFI1020-2X 制造商:未知厂家 制造商全称:未知厂家 功能描述:FPGA
EP20K600EFI1020-3 制造商:未知厂家 制造商全称:未知厂家 功能描述:FPGA
EP20K600EFI1020-3ES 制造商:未知厂家 制造商全称:未知厂家 功能描述:FPGA