参数资料
型号: EPM570ZM144C6N
厂商: Altera
文件页数: 1/6页
文件大小: 0K
描述: IC MAX IIZ CPLD 570 LE 144-MBGA
标准包装: 416
系列: MAX® II
可编程类型: 系统内可编程
最大延迟时间 tpd(1): 9.0ns
电压电源 - 内部: 1.71 V ~ 1.89 V
逻辑元件/逻辑块数目: 570
宏单元数: 440
输入/输出数: 116
工作温度: 0°C ~ 85°C
安装类型: 表面贴装
封装/外壳: 144-TFBGA
供应商设备封装: 144-MBGA(7x7)
包装: 托盘
其它名称: 544-2451
1. Introduction
Introduction
The MAX II family of instant-on, non-volatile CPLDs is based on a 0.18-m,
6-layer-metal-flash process, with densities from 240 to 2,210 logic elements (LEs) (128
to 2,210 equivalent macrocells) and non-volatile storage of 8 Kbits. MAX II devices
offer high I/O counts, fast performance, and reliable fitting versus other CPLD
architectures. Featuring MultiVolt core, a user flash memory (UFM) block, and
enhanced in-system programmability (ISP), MAX II devices are designed to reduce
cost and power while providing programmable solutions for applications such as bus
bridging, I/O expansion, power-on reset (POR) and sequencing control, and device
configuration control.
Features
The MAX II CPLD has the following features:
Low-cost, low-power CPLD
Instant-on, non-volatile architecture
Standby current as low as 25 A
Provides fast propagation delay and clock-to-output times
Provides four global clocks with two clocks available per logic array block (LAB)
UFM block up to 8 Kbits for non-volatile storage
MultiVolt core enabling external supply voltages to the device of either
3.3 V/2.5 V or 1.8 V
MultiVolt I/O interface supporting 3.3-V, 2.5-V, 1.8-V, and 1.5-V logic levels
Bus-friendly architecture including programmable slew rate, drive strength,
bus-hold, and programmable pull-up resistors
Schmitt triggers enabling noise tolerant inputs (programmable per pin)
I/Os are fully compliant with the Peripheral Component Interconnect Special
Interest Group (PCI SIG) PCI Local Bus Specification, Revision 2.2 for 3.3-V
operation at 66 MHz
Supports hot-socketing
Built-in Joint Test Action Group (JTAG) boundary-scan test (BST) circuitry
compliant with IEEE Std. 1149.1-1990
ISP circuitry compliant with IEEE Std. 1532
MII51001-1.9
相关PDF资料
PDF描述
ECM06DCWN CONN EDGECARD 12POS DIP .156 SLD
TAP335K035HSB CAP TANT 3.3UF 35V 10% RADIAL
RMC40DRXN CONN EDGECARD 80POS DIP .100 SLD
TAP155J050SCS CAP TANT 1.5UF 50V 5% RADIAL
XC9536XV-5VQ44C IC CPLD 2.5V ISP 44-VQFP
相关代理商/技术参数
参数描述
EPM570ZM144C7N 功能描述:CPLD - 复杂可编程逻辑器件 CPLD - MAX II 440 Macro 116 IOs RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
EPM570ZM144I8N 功能描述:CPLD - 复杂可编程逻辑器件 CPLD - MAX II 440 Macro 116 IOs RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
EPM570ZM256C6N 功能描述:CPLD - 复杂可编程逻辑器件 CPLD - MAX II 440 Macro 160 IOs RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
EPM570ZM256C7N 功能描述:CPLD - 复杂可编程逻辑器件 CPLD - MAX II 440 Macro 160 IOs RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
EPM570ZM256I8N 功能描述:CPLD - 复杂可编程逻辑器件 CPLD - MAX II 440 Macro 160 IOs RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100