参数资料
型号: ICS950211YFLF-T
元件分类: 时钟产生/分配
英文描述: 205 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO56
封装: 0.300 INCH, LEAD FREE, MO-118, SSOP-56
文件页数: 18/21页
文件大小: 183K
代理商: ICS950211YFLF-T
6
Integrated
Circuit
Systems, Inc.
ICS950211
0465E—05/17/05
Byte 1: Output Control Register
(1 = enable, 0 = disable)
Byte 3: Output Control Register
(1 = enable, 0 = disable)
Byte 2: Output Control Register
(1 = enable, 0 = disable)
Byte 4: Output Control Register
(1 = enable, 0 = disable)
t
i
B#
n
i
PD
W
Pn
o
i
t
p
i
r
c
s
e
D
7
t
i
B8
31
T
O
D
_
Z
H
M
8
4
6
t
i
B9
31
B
S
U
_
z
H
M
8
4
5
t
i
B-
1
e
l
b
a
s
i
D
=
0
,
e
l
b
a
n
E
=
1
t
c
e
t
e
d
t
f
i
h
s
r
a
e
g
t
e
s
e
R
4
t
i
B-
0
)
e
l
b
a
T
l
o
r
t
n
o
C
.
q
e
r
F
c
n
y
s
A
e
S
(
0
t
i
b
l
o
r
t
n
o
c
.
q
e
r
f
c
n
y
s
A
3
t
i
B5
30
,
K
L
C
_
H
C
V
/
1
_
6
V
3z
H
M
8
4
=
1
,
z
H
M
6
.
6
=
)
t
l
u
a
f
e
d
(
2
t
i
B7
1
2
F
_
K
L
C
I
C
P
1
t
i
B6
1
F
_
K
L
C
I
C
P
0
t
i
B5
1
0
F
_
K
L
C
I
C
P
t
i
B#
n
i
PD
W
Pn
o
i
t
p
i
r
c
s
e
D
7
t
i
B5
4
,
4
41
2
C
/
T
U
P
C
6
t
i
B9
4
,
8
41
1
C
/
T
U
P
C
5
t
i
B2
5
,
1
51
0
C
/
T
U
P
C
4
t
i
B-
X
k
c
a
b
d
a
e
R
4
S
F
3
t
i
B-
X
k
c
a
b
d
a
e
R
3
S
F
2
t
i
B-
X
k
c
a
b
d
a
e
R
2
S
F
1
t
i
B-
X
k
c
a
b
d
a
e
R
1
S
F
0
t
i
B-
X
k
c
a
b
d
a
e
R
0
S
F
t
i
B#
n
i
PD
W
Pn
o
i
t
p
i
r
c
s
e
D
7
t
i
B-
X
)
k
c
a
b
d
a
e
R
(
L
E
S
T
L
U
M
6
t
i
B8
11
6
_
K
L
C
I
C
P
5
t
i
B7
11
5
_
K
L
C
I
C
P
4
t
i
B6
11
4
_
K
L
C
I
C
P
3
t
i
B3
11
3
_
K
L
C
I
C
P
2
t
i
B2
11
2
_
K
L
C
I
C
P
1
t
i
B1
11
1
_
K
L
C
I
C
P
0
t
i
B0
11
0
_
K
L
C
I
C
P
Notes:
1. PWD = Power on Default
2. For disabled clocks, they stop low for single ended clocks. Differential CPU clocks stop with CPUCLKT at high,
CPUCLKC off, and external resistor termination will bring CPUCLKC low.
t
i
B#
n
i
PD
W
Pn
o
i
t
p
i
r
c
s
e
D
7
t
i
B-
1
)
e
l
b
a
T
l
o
r
t
n
o
C
.
q
e
r
F
.
c
n
y
s
A
e
S
(
1
t
i
b
l
o
r
t
n
o
c
.
q
e
r
f
.
c
n
y
s
A
6
t
i
B-
X
d
e
v
r
e
s
e
R
5
t
i
B3
31
0
_
6
V
3
4
t
i
B5
31
K
L
C
_
H
C
V
/
1
_
6
V
3
t
i
B4
21
5
_
6
V
3
2
t
i
B3
21
4
_
6
V
3
1
t
i
B2
21
3
_
6
V
3
0
t
i
B1
21
2
_
6
V
3
相关PDF资料
PDF描述
ICS950218YFT 200.4 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO48
ICS950219YFLF-T 200.4 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO48
ICS950223YFLFT 200.4 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO48
ICS950227YFLFT 133.33 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO56
ICS950227YFT 133.33 MHz, PROC SPECIFIC CLOCK GENERATOR, PDSO56
相关代理商/技术参数
参数描述
ICS950211YGLF-T 制造商:ICS 制造商全称:ICS 功能描述:Programmable Timing Control Hub for P4
ICS950218 制造商:ICS 制造商全称:ICS 功能描述:Programmable Timing Control Hub TM for P4 TM
ICS950218AF 功能描述:IC TIMING CTRL HUB P4 48-SSOP RoHS:否 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:TCH™ 标准包装:1,500 系列:- 类型:时钟缓冲器/驱动器 PLL:是 主要目的:- 输入:- 输出:- 电路数:- 比率 - 输入:输出:- 差分 - 输入:输出:- 频率 - 最大:- 电源电压:3.3V 工作温度:0°C ~ 70°C 安装类型:表面贴装 封装/外壳:28-SSOP(0.209",5.30mm 宽) 供应商设备封装:28-SSOP 包装:带卷 (TR) 其它名称:93786AFT
ICS950218AFLF 功能描述:IC TIMING CTRL HUB P4 48-SSOP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:TCH™ 标准包装:28 系列:- 类型:时钟/频率发生器 PLL:是 主要目的:Intel CPU 服务器 输入:时钟 输出:LVCMOS 电路数:1 比率 - 输入:输出:3:22 差分 - 输入:输出:无/是 频率 - 最大:400MHz 电源电压:3.135 V ~ 3.465 V 工作温度:0°C ~ 85°C 安装类型:表面贴装 封装/外壳:64-TFSOP (0.240",6.10mm 宽) 供应商设备封装:64-TSSOP 包装:管件
ICS950218AFLFT 功能描述:IC TIMING CTRL HUB P4 48-SSOP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:TCH™ 标准包装:28 系列:- 类型:时钟/频率发生器 PLL:是 主要目的:Intel CPU 服务器 输入:时钟 输出:LVCMOS 电路数:1 比率 - 输入:输出:3:22 差分 - 输入:输出:无/是 频率 - 最大:400MHz 电源电压:3.135 V ~ 3.465 V 工作温度:0°C ~ 85°C 安装类型:表面贴装 封装/外壳:64-TFSOP (0.240",6.10mm 宽) 供应商设备封装:64-TSSOP 包装:管件