参数资料
型号: IDT5T9070PAGI
厂商: IDT, Integrated Device Technology Inc
文件页数: 3/9页
文件大小: 0K
描述: IC CLK BUFF 1:10 200MHZ 48-TSSOP
标准包装: 39
系列: TeraBuffer™ JR
类型: 扇出缓冲器(分配)
电路数: 1
比率 - 输入:输出: 1:10
差分 - 输入:输出: 无/无
输入: LVTTL
输出: LVTTL
频率 - 最大: 200MHz
电源电压: 2.3 V ~ 2.7 V
工作温度: -40°C ~ 85°C
安装类型: 表面贴装
封装/外壳: 48-TFSOP(0.240",6.10mm 宽)
供应商设备封装: 48-TSSOP
包装: 管件
其它名称: 5T9070PAGI
800-1984-5
IDT5T9070PAGI-ND
INDUSTRIALTEMPERATURERANGE
IDT5T9070
2.5VSINGLEDATARATE1:10CLOCKBUFFERTERABUFFERJR.
3
PIN DESCRIPTION
Symbol
I/O
Type
Description
A
I
LVTTL
Clockinput
G1
I
LVTTL
Gate for outputs Q1 through Q5. When G1 is LOW, these outputs are enabled. When G1 is HIGH, these outputs are asynchro-
nously disabled to the level designated by GL(1).
G2
I
LVTTL
Gate for outputs Q6 through Q10. When G2 is LOW, these outputs are enabled. When G2 is HIGH, these outputs are asynchro-
nously disabled to the level designated by GL(1).
GL
I
LVTTL
Specifies output disable level. If HIGH, the outputs disable HIGH. If LOW, the outputs disable LOW.
Qn
O
LVTTL
Clockoutputs
VDD
PWR
Power supply for the device core, inputs, and outputs
GND
PWR
Power supply return for power
NOTE:
1. Because the gate controls are asynchronous, runt pulses are possible. It is the user's responsibility to either time the gate control signals to minimize the possibility of runt
pulses or be able to tolerate them in down stream circuitry.
NOTES:
1. See RECOMMENDED OPERATING RANGE table.
2. Voltage required to maintain a logic HIGH.
3. Voltage required to maintain a logic LOW.
4. Typical values are at VDD = 2.5V, +25°C ambient.
DC ELECTRICAL CHARACTERISTICS OVER OPERATING RANGE (1)
Symbol
Parameter
Test Conditions
Min.
Typ.(4)
Max
Unit
IIH
Input HIGH Current
VDD = 2.7V
VI = VDD/GND
±5
μA
IIL
InputLOWCurrent
VDD = 2.7V
VI = GND/VDD
——
±5
VIK
ClampDiodeVoltage
VDD = 2.3V, IIN = -18mA
- 0.7
- 1.2
V
VIN
DCInputVoltage
- 0.3
+3.6
V
VIH
DC Input HIGH(2)
1.7
V
VIL
DC Input LOW(3)
0.7
V
VOH
Output HIGH Voltage
IOH = -12mA
VDD - 0.4
V
IOH = -100
μAVDD - 0.1
V
VOL
OutputLOWVoltage
IOL = 12mA
0.4
V
IOL = 100
μA
0.1
V
相关PDF资料
PDF描述
VI-21X-MW-F4 CONVERTER MOD DC/DC 5.2V 100W
ICS854104AGILF IC CLK BUFFER 1:4 700MHZ 16TSSOP
VI-25L-MW-F1 CONVERTER MOD DC/DC 28V 100W
VI-25K-MW-F1 CONVERTER MOD DC/DC 40V 100W
VI-25J-MW-F1 CONVERTER MOD DC/DC 36V 100W
相关代理商/技术参数
参数描述
IDT5T9070PAGI8 功能描述:IC CLK BUFF 1:10 200MHZ 48-TSSOP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 时钟缓冲器,驱动器 系列:TeraBuffer™ JR 标准包装:74 系列:- 类型:扇出缓冲器(分配) 电路数:1 比率 - 输入:输出:1:10 差分 - 输入:输出:是/是 输入:HCSL, LVCMOS, LVDS, LVPECL, LVTTL 输出:HCSL,LVDS 频率 - 最大:400MHz 电源电压:3 V ~ 3.6 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:32-VFQFN 裸露焊盘 供应商设备封装:32-QFN(5x5) 包装:管件
IDT5T907PAGI 功能描述:IC CLK BUFF 1:10 250MHZ 48-TSSOP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 时钟缓冲器,驱动器 系列:TeraBuffer™ 标准包装:74 系列:- 类型:扇出缓冲器(分配) 电路数:1 比率 - 输入:输出:1:10 差分 - 输入:输出:是/是 输入:HCSL, LVCMOS, LVDS, LVPECL, LVTTL 输出:HCSL,LVDS 频率 - 最大:400MHz 电源电压:3 V ~ 3.6 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:32-VFQFN 裸露焊盘 供应商设备封装:32-QFN(5x5) 包装:管件
IDT5T907PAGI8 功能描述:IC CLK BUFF 1:10 250MHZ 48-TSSOP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 时钟缓冲器,驱动器 系列:TeraBuffer™ 标准包装:74 系列:- 类型:扇出缓冲器(分配) 电路数:1 比率 - 输入:输出:1:10 差分 - 输入:输出:是/是 输入:HCSL, LVCMOS, LVDS, LVPECL, LVTTL 输出:HCSL,LVDS 频率 - 最大:400MHz 电源电压:3 V ~ 3.6 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:32-VFQFN 裸露焊盘 供应商设备封装:32-QFN(5x5) 包装:管件
IDT5T9110BBGI 功能描述:IC CLOCK DRIVER PLL DIFF 144BGA RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 时钟发生器,PLL,频率合成器 系列:TeraClock™ 标准包装:1,000 系列:- 类型:时钟/频率合成器,扇出分配 PLL:- 输入:- 输出:- 电路数:- 比率 - 输入:输出:- 差分 - 输入:输出:- 频率 - 最大:- 除法器/乘法器:- 电源电压:- 工作温度:- 安装类型:表面贴装 封装/外壳:56-VFQFN 裸露焊盘 供应商设备封装:56-VFQFP-EP(8x8) 包装:带卷 (TR) 其它名称:844S012AKI-01LFT
IDT5T9110BBGI8 功能描述:IC CLOCK DRIVER PLL DIFF 144BGA RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 时钟发生器,PLL,频率合成器 系列:TeraClock™ 标准包装:1,000 系列:- 类型:时钟/频率合成器,扇出分配 PLL:- 输入:- 输出:- 电路数:- 比率 - 输入:输出:- 差分 - 输入:输出:- 频率 - 最大:- 除法器/乘法器:- 电源电压:- 工作温度:- 安装类型:表面贴装 封装/外壳:56-VFQFN 裸露焊盘 供应商设备封装:56-VFQFP-EP(8x8) 包装:带卷 (TR) 其它名称:844S012AKI-01LFT