参数资料
型号: IDT74LVC16601APVG
厂商: INTEGRATED DEVICE TECHNOLOGY INC
元件分类: 总线收发器
英文描述: LVC/LCX/Z SERIES, 18-BIT REGISTERED TRANSCEIVER, TRUE OUTPUT, PDSO56
封装: GREEN, SSOP-56
文件页数: 5/6页
文件大小: 81K
代理商: IDT74LVC16601APVG
INDUSTRIALTEMPERATURERANGE
IDT74LVC16601A
3.3VCMOS18-BIT UNIVERSAL BUS TRANSCEIVER
5
Open
VLOAD
GND
VCC
Pulse
Generator
D.U.T.
500
Ω
500
Ω
CL
RT
VIN
VOUT
(1, 2)
LVC Link
INPUT
VIH
0V
VOH
VOL
tPLH1
tSK (x)
OUTPUT 1
OUTPUT 2
tPHL1
tSK (x)
tPLH2
tPHL2
VT
VOH
VT
VOL
tSK(x) = tPLH2 - tPLH1 or tPHL2 - tPHL1
LVC Link
SAME PHASE
INPUT TRANSITION
OPPOSITE PHASE
INPUT TRANSITION
0V
VOH
VOL
tPLH
tPHL
tPLH
OUTPUT
VIH
VT
VIH
VT
LVC Link
DATA
INPUT
0V
tREM
TIMING
INPUT
ASYNCHRONOUS
CONTROL
SYNCHRONOUS
CONTROL
tSU
tH
tSU
tH
VIH
VT
VIH
VT
VIH
VT
VIH
VT
LVC Link
LOW-HIGH-LOW
PULSE
HIGH-LOW-HIGH
PULSE
VT
tW
VT
LVC Link
CONTROL
INPUT
tPLZ
0V
OUTPUT
NORMALLY
LOW
tPZH
0V
SWITCH
CLOSED
OUTPUT
NORMALLY
HIGH
ENABLE
DISABLE
SWITCH
OPEN
tPHZ
0V
VOL+VLZ
VOH
VT
tPZL
VLOAD/2
VIH
VT
VOL
VOH-VHZ
LVC Link
TEST CIRCUITS AND WAVEFORMS
Propagation Delay
Test Circuit for All Outputs
Enable and Disable Times
Set-up, Hold, and Release Times
NOTES:
1.
For tSK(o) OUTPUT1 and OUTPUT2 are any two outputs.
2.
For tSK(b) OUTPUT1 and OUTPUT2 are in the same bank.
DEFINITIONS:
CL = Load capacitance: includes jig and probe capacitance.
RT = Termination resistance: should be equal to ZOUT of the Pulse Generator.
NOTES:
1. Pulse Generator for All Pulses: Rate
≤ 10MHz; tF ≤ 2.5ns; tR ≤ 2.5ns.
2. Pulse Generator for All Pulses: Rate
≤ 10MHz; tF ≤ 2ns; tR ≤ 2ns.
Output Skew - tSK(X)
Pulse Width
NOTE:
1. Diagram shown for input Control Enable-LOW and input Control Disable-HIGH.
Symbol
VCC
(1)= 3.3V±0.3V VCC(1)=2.7V
VCC
(2)= 2.5V±0.2V
Unit
VLOAD
6
2 x Vcc
V
VIH
2.7
Vcc
V
VT
1.5
Vcc / 2
V
VLZ
300
150
mV
VHZ
300
150
mV
CL
50
30
pF
TEST CONDITIONS
SWITCH POSITION
Test
Switch
Open Drain
Disable Low
VLOAD
Enable Low
Disable High
GND
Enable High
All Other Tests
Open
相关PDF资料
PDF描述
IDT74LVC16601APA LVC/LCX/Z SERIES, 18-BIT REGISTERED TRANSCEIVER, TRUE OUTPUT, PDSO56
IDT74LVC16601APA8 LVC/LCX/Z SERIES, 18-BIT REGISTERED TRANSCEIVER, TRUE OUTPUT, PDSO56
IDT74LVC16646APF8 LVC/LCX/Z SERIES, DUAL 8-BIT REGISTERED TRANSCEIVER, TRUE OUTPUT, PDSO56
IDT74LVC16646APVG LVC/LCX/Z SERIES, DUAL 8-BIT REGISTERED TRANSCEIVER, TRUE OUTPUT, PDSO56
IDT74LVC16823APV LVC/LCX/Z SERIES, DUAL 9-BIT DRIVER, TRUE OUTPUT, PDSO56
相关代理商/技术参数
参数描述
IDT74LVC16601APVG8 功能描述:IC UNIV BUS TXRX 18BIT 56SSOP RoHS:是 类别:集成电路 (IC) >> 逻辑 - 通用总线函数 系列:74LVC 产品变化通告:Product Discontinuation 09/Dec/2010 标准包装:1,500 系列:74AVC 逻辑类型:通用总线驱动器 输入数:- 电路数:18 位 输出电流高,低:12mA,12mA 电源电压:1.65 V ~ 3.6 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:56-TFSOP(0.240",6.10mm 宽) 供应商设备封装:56-TSSOP 包装:带卷 (TR)
IDT74LVC16823APA 制造商:Integrated Device Technology Inc 功能描述:Flip Flop, 18-BIT, D Type, 56 Pin, Plastic, TSSOP
IDT74LVC16823APAG 功能描述:IC REGISTER 18BIT 3ST 56-TSSOP RoHS:是 类别:集成电路 (IC) >> 逻辑 - 触发器 系列:74LVC 标准包装:1 系列:74LVX 功能:主复位 类型:D 型总线 输出类型:非反相 元件数:1 每个元件的位元数:8 频率 - 时钟:150MHz 延迟时间 - 传输:7.1ns 触发器类型:正边沿 输出电流高,低:4mA,4mA 电源电压:2 V ~ 3.6 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:20-TSSOP(0.173",4.40mm 宽) 包装:Digi-Reel® 其它名称:74LVX273MTCXDKR
IDT74LVC16823APAG8 功能描述:IC REGISTER 18BIT 3ST 56-TSSOP RoHS:是 类别:集成电路 (IC) >> 逻辑 - 触发器 系列:74LVC 标准包装:25 系列:74LS 功能:设置(预设)和复位 类型:JK 型 输出类型:差分 元件数:2 每个元件的位元数:1 频率 - 时钟:25MHz 延迟时间 - 传输:20ns 触发器类型:负边沿 输出电流高,低:400µA, 8mA 电源电压:4.75 V ~ 5.25 V 工作温度:0°C ~ 70°C 安装类型:通孔 封装/外壳:16-DIP(0.300",7.62mm) 包装:管件 其它名称:74LS11274LS112AN74LS112NDM74LS112N
IDT74LVC16823APVG 功能描述:IC REGISTER 18BIT 3ST 56-SSOP RoHS:是 类别:集成电路 (IC) >> 逻辑 - 触发器 系列:74LVC 标准包装:1 系列:74LVX 功能:主复位 类型:D 型总线 输出类型:非反相 元件数:1 每个元件的位元数:8 频率 - 时钟:150MHz 延迟时间 - 传输:7.1ns 触发器类型:正边沿 输出电流高,低:4mA,4mA 电源电压:2 V ~ 3.6 V 工作温度:-40°C ~ 85°C 安装类型:表面贴装 封装/外壳:20-TSSOP(0.173",4.40mm 宽) 包装:Digi-Reel® 其它名称:74LVX273MTCXDKR