参数资料
型号: LC4064V-25T100C
厂商: Lattice Semiconductor Corporation
文件页数: 37/99页
文件大小: 0K
描述: IC PLD 64MC 64I/O 2.5NS 100TQFP
标准包装: 90
系列: ispMACH® 4000V
可编程类型: 系统内可编程
最大延迟时间 tpd(1): 2.5ns
电压电源 - 内部: 3 V ~ 3.6 V
逻辑元件/逻辑块数目: 4
宏单元数: 64
输入/输出数: 64
工作温度: 0°C ~ 90°C
安装类型: 表面贴装
封装/外壳: 100-LQFP
供应商设备封装: 100-TQFP(14x14)
包装: 托盘
Lattice Semiconductor
ispMACH 4000Z Timing Adders 1
ispMACH 4000V/B/C/Z Family Data Sheet
Adder
Base
-35
-37
-42
Type
Parameter
Description
Min.
Max.
Min.
Max.
Min.
Max.
Units
Optional Delay Adders
t INDIO
t EXP
t ORP
t BLA
t INREG
t MCELL
t ROUTE
Input register delay
Product term expander
delay
Output routing pool
delay
Additional block load-
ing adder
1.00
0.40
0.40
0.04
1.00
0.40
0.40
0.05
1.30
0.45
0.40
0.05
ns
ns
ns
ns
t IOI Input Adjusters
LVTTL_in
LVCMOS33_in
LVCMOS25_in
LVCMOS18_in
PCI_in
t IN, t GCLK_IN, t GOE
t IN, t GCLK_IN, t GOE
t IN, t GCLK_IN, t GOE
t IN, t GCLK_IN, t GOE
t IN, t GCLK_IN, t GOE
Using LVTTL standard
Using LVCMOS 3.3
standard
Using LVCMOS 2.5
standard
Using LVCMOS 1.8
standard
Using PCI compatible
input
0.60
0.60
0.60
0.00
0.60
0.60
0.60
0.60
0.00
0.60
0.60
0.60
0.60
0.00
0.60
ns
ns
ns
ns
ns
t IOO Output Adjusters
LVTTL_out
LVCMOS33_out
LVCMOS25_out
LVCMOS18_out
PCI_out
Slow Slew
t BUF, t EN, t DIS
t BUF, t EN, t DIS
t BUF, t EN, t DIS
t BUF, t EN, t DIS
t BUF, t EN, t DIS
t BUF, t EN
Output configured as
TTL buffer
Output configured as
3.3V buffer
Output configured as
2.5V buffer
Output configured as
1.8V buffer
Output configured as
PCI compatible buffer
Output configured for
slow slew rate
0.20
0.20
0.10
0.00
0.20
1.00
0.20
0.20
0.10
0.00
0.20
1.00
0.20
0.20
0.10
0.00
0.20
1.00
ns
ns
ns
ns
ns
ns
Note: Open drain timing is the same as corresponding LVCMOS timing. Timing v.2.2
1. Refer to TN1004, ispMACH 4000 Timing Model Design and Usage Guidelines for information regarding the use of these adders.
37
相关PDF资料
PDF描述
ISL61853ECRZ IC USB PWR CTRLR DUAL 10DFN
ATF750C-7PX IC CPLD 7NS 24PDIP
ECC07DRTF-S13 CONN EDGECARD 14POS .100 EXTEND
ATF750C-7JX IC CPLD 7NS 28PLCC
VE-BTN-CY-F1 CONVERTER MOD DC/DC 18.5V 50W
相关代理商/技术参数
参数描述
LC4064V-25T44C 功能描述:CPLD - 复杂可编程逻辑器件 PROGRAMMABLE SUPER FAST HI DENSITY PLD RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
LC4064V-25T48C 功能描述:CPLD - 复杂可编程逻辑器件 PROGRAMMABLE SUPER FAST HI DENSITY PLD RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
LC4064V-25TN100C 功能描述:CPLD - 复杂可编程逻辑器件 PROGRAMMABLE SUPER FAST HI DENSITY PLD RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
LC4064V-25TN44C 功能描述:CPLD - 复杂可编程逻辑器件 PROGRAMMABLE SUPER FAST HI DENSITY PLD RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
LC4064V-25TN48C 功能描述:CPLD - 复杂可编程逻辑器件 PROGRAMMABLE SUPER FAST HI DENSITY PLD RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100