参数资料
型号: M32182F8TFP
元件分类: 微控制器/微处理器
英文描述: 32-BIT, FLASH, 80 MHz, RISC MICROCONTROLLER, PQFP144
封装: 20 X 20 MM, 0.50 MM PITCH, PLASTIC, LQFP-144
文件页数: 241/262页
文件大小: 3279K
代理商: M32182F8TFP
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页当前第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页
(4)
CHAPTER 9 DMAC
9.1 Outline of the DMAC ------------------------------------------------------------------------------------------------------ 9-2
9.2 DMAC Related Registers ------------------------------------------------------------------------------------------------ 9-4
9.2.1
DMA Channel Control Registers --------------------------------------------------------------------------- 9-6
9.2.2
DMA Software Request Generation Registers ---------------------------------------------------------- 9-18
9.2.3
DMA Source Address Registers ---------------------------------------------------------------------------- 9-19
9.2.4
DMA Destination Address Registers ---------------------------------------------------------------------- 9-20
9.2.5
DMA Transfer Count Registers ----------------------------------------------------------------------------- 9-21
9.2.6
DMA Interrupt Related Registers --------------------------------------------------------------------------- 9-22
9.3 Functional Description of the DMAC ---------------------------------------------------------------------------------- 9-27
9.3.1
DMA Transfer Request Sources ---------------------------------------------------------------------------- 9-27
9.3.2
DMA Transfer Processing Procedure --------------------------------------------------------------------- 9-33
9.3.3
Starting DMA ---------------------------------------------------------------------------------------------------- 9-34
9.3.4
DMA Channel Priority ----------------------------------------------------------------------------------------- 9-34
9.3.5
Gaining and Releasing Control of the Internal Bus ---------------------------------------------------- 9-34
9.3.6
Transfer Units --------------------------------------------------------------------------------------------------- 9-35
9.3.7
Transfer Counts ------------------------------------------------------------------------------------------------- 9-35
9.3.8
Address Space -------------------------------------------------------------------------------------------------- 9-35
9.3.9
Transfer Operation --------------------------------------------------------------------------------------------- 9-35
9.3.10
End of DMA and Interrupt ------------------------------------------------------------------------------------ 9-37
9.3.11
Each Register Status after Completion of DMA Transfer -------------------------------------------- 9-37
9.4 Precautions about the DMAC ------------------------------------------------------------------------------------------ 9-38
CHAPTER 10 MULTIJUNCTION TIMERS
10.1 Outline of Multijunction Timers --------------------------------------------------------------------------------------- 10-2
10.2 Common Units of Multijunction Timers ----------------------------------------------------------------------------- 10-8
10.2.1
MJT Common Unit Register Map -------------------------------------------------------------------------- 10-9
10.2.2
Prescaler Unit -------------------------------------------------------------------------------------------------- 10-10
10.2.3
Clock Bus and Input/Output Event Bus Control Unit ------------------------------------------------- 10-11
10.2.4
Input Processing Control Unit ------------------------------------------------------------------------------ 10-15
10.2.5
Output Flip-flop Control Unit -------------------------------------------------------------------------------- 10-21
10.2.6
Interrupt Control Unit ----------------------------------------------------------------------------------------- 10-26
10.3 TOP (Output-Related 16-Bit Timer) --------------------------------------------------------------------------------- 10-43
10.3.1
Outline of TOP -------------------------------------------------------------------------------------------------- 10-43
10.3.2
Outline of Each Mode of TOP ------------------------------------------------------------------------------- 10-45
10.3.3
TOP Related Register Map ---------------------------------------------------------------------------------- 10-47
10.3.4
TOP Control Registers ---------------------------------------------------------------------------------------- 10-49
10.3.5
TOP Counters (TOP0CT–TOP10CT) --------------------------------------------------------------------- 10-54
10.3.6
TOP Reload Registers (TOP0RL–TOP10RL) ----------------------------------------------------------- 10-55
10.3.7
TOP Correction Registers (TOP0CC–TOP10CC) ----------------------------------------------------- 10-56
10.3.8
TOP Enable Control Registers ------------------------------------------------------------------------------ 10-57
10.3.9
Operation in TOP Single-shot Output Mode (with Correction Function) -------------------------- 10-59
10.3.10 Operation in TOP Delayed Single-shot Output Mode (with Correction Function) -------------- 10-65
10.3.11 Operation in TOP Continuous Output Mode (without Correction Function) --------------------- 10-70
相关PDF资料
PDF描述
MICD-038-03.75-TTR-SBR-2-B INTERCONNECTION DEVICE
MICD-038-03.75-TBL-TUE-4-F INTERCONNECTION DEVICE
MICD-076-03.75-TBR-TTR-1-B INTERCONNECTION DEVICE
MICD-076-03.75-TED-SED-3-S INTERCONNECTION DEVICE
MICD-076-03.75-TTL-STL-4-B INTERCONNECTION DEVICE
相关代理商/技术参数
参数描述
M32182F8TFP#U2 制造商:Renesas Electronics Corporation 功能描述:MCU 32-bit M32R RISC 1024KB Flash 5V 144-Pin LQFP
M32182F8UFP 制造商:RENESAS 制造商全称:Renesas Technology Corp 功能描述:32-BIT RISC SINGLE-CHIP MICROCOMPUTER M32R FAMILY / M32R/ECU SERIES
M32182F8VFP 制造商:RENESAS 制造商全称:Renesas Technology Corp 功能描述:32-BIT RISC SINGLE-CHIP MICROCOMPUTER M32R FAMILY / M32R/ECU SERIES
M32182T2-PTC 功能描述:DEV CONNECTION CNVTR FOR 32182 G RoHS:否 类别:编程器,开发系统 >> 配件 系列:- 产品培训模块:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program RoHS指令信息:IButton RoHS Compliance Plan 标准包装:1 系列:- 附件类型:USB 至 1-Wire? RJ11 适配器 适用于相关产品:1-Wire? 设备 产品目录页面:1429 (CN2011-ZH PDF)
M32186F8VFP 制造商:Renesas Electronics Corporation 功能描述: