参数资料
型号: MC68F375BGMVR33R
厂商: Freescale Semiconductor
文件页数: 321/616页
文件大小: 0K
描述: IC MPU 32BIT 33MHZ 217-PBGA
标准包装: 500
系列: M683xx
处理器类型: M683xx 32-位
速度: 33MHz
电压: 5V
安装类型: 表面贴装
封装/外壳: 217-BBGA
供应商设备封装: 217-PBGA(23x23)
包装: 带卷 (TR)
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页当前第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页第336页第337页第338页第339页第340页第341页第342页第343页第344页第345页第346页第347页第348页第349页第350页第351页第352页第353页第354页第355页第356页第357页第358页第359页第360页第361页第362页第363页第364页第365页第366页第367页第368页第369页第370页第371页第372页第373页第374页第375页第376页第377页第378页第379页第380页第381页第382页第383页第384页第385页第386页第387页第388页第389页第390页第391页第392页第393页第394页第395页第396页第397页第398页第399页第400页第401页第402页第403页第404页第405页第406页第407页第408页第409页第410页第411页第412页第413页第414页第415页第416页第417页第418页第419页第420页第421页第422页第423页第424页第425页第426页第427页第428页第429页第430页第431页第432页第433页第434页第435页第436页第437页第438页第439页第440页第441页第442页第443页第444页第445页第446页第447页第448页第449页第450页第451页第452页第453页第454页第455页第456页第457页第458页第459页第460页第461页第462页第463页第464页第465页第466页第467页第468页第469页第470页第471页第472页第473页第474页第475页第476页第477页第478页第479页第480页第481页第482页第483页第484页第485页第486页第487页第488页第489页第490页第491页第492页第493页第494页第495页第496页第497页第498页第499页第500页第501页第502页第503页第504页第505页第506页第507页第508页第509页第510页第511页第512页第513页第514页第515页第516页第517页第518页第519页第520页第521页第522页第523页第524页第525页第526页第527页第528页第529页第530页第531页第532页第533页第534页第535页第536页第537页第538页第539页第540页第541页第542页第543页第544页第545页第546页第547页第548页第549页第550页第551页第552页第553页第554页第555页第556页第557页第558页第559页第560页第561页第562页第563页第564页第565页第566页第567页第568页第569页第570页第571页第572页第573页第574页第575页第576页第577页第578页第579页第580页第581页第582页第583页第584页第585页第586页第587页第588页第589页第590页第591页第592页第593页第594页第595页第596页第597页第598页第599页第600页第601页第602页第603页第604页第605页第606页第607页第608页第609页第610页第611页第612页第613页第614页第615页第616页
MC68F375
CDR MoneT FLASH FOR THE IMB3 (CMFI)
MOTOROLA
REFERENCE MANUAL
Rev. 25 June 03
10-18
2PE
Program or erase select. The PE bit is write protected by the SES bit. Writes to CMFICTL will
not change PE if SES = 1. PE configures the CMFI EEPROM for programming or erasing. When
PE = 0, the array is configured for programming and if SES = 1 the SIE bit will be write locked.
When PE = 1, the array is configured for erasing and SES will not write lock the SIE bit.
0 = Configure for program operation.
1 = Configure for erase operation.
1SES
Start-end program or erase sequence. The SES bit is write protected by the HVS and EHV bits.
Writes to CMFICTL will not change SES if HVS = 1 or EHV = 1. The SES bit is used to signal
the start and end of a program or erase sequence. At the start of a program or erase sequence
SES is set (written to a 1). At this point the CMFI EEPROM is ready to receive either the pro-
gramming writes or the erase interlock write. The following bits shall be write locked: PROTECT,
BLOCK[7:0], CSC, PE. SES also write locks SCLKR[2:0], CLKPE[1:0] and CLKPM[6:0]. If PE =
0 and SES = 1, SIE will be write locked.
The erase interlock write is a write to any CMFI EEPROM array location after SES is set and PE
= 1. If the PE bit is a 0 the CMFI BIU will accept programming writes to the CMFI array address
for programming. The first programming write shall select the program page offset address
(IADDR[14|13:6]) to be programmed along with the data for the programming buffers at the loca-
tion written. All programming writes after the first shall update the program buffers using the
lower address (IADDR[5:2]) and the block address (IADDR[17|16:15|14]) to select the program
page buffers to receive the data. For further information see 10.5.2 Program Page Buffers.
After the data has been written to the program buffers the EHV bit is set (written to a 1) to start
the programming pulse and lock out further programming writes.
If the PE bit is a 1 the CMFI BIU will accept writes to the CMFI array addresses for an erase
interlock. An erase interlock write is required before the EHV bit can be set. At the end of the
program or erase operation the SES bit must be cleared (written to a 0) to return to normal oper-
ation and release the program buffers, PROTECT, SCLKR[2:0], CLKPE[1:0], CLKPM[6:0],
BLOCK[7:0], CSC and the PE bit.
0 = Not configured for program or erase operation.
1 = Configure for program or erase operation.
0EHV
Enable high voltage. EHV can be asserted only after the SES bit has been asserted and a valid
programming write(s) or erase hardware interlock write has occurred. If an attempt is made to
assert EHV when SES is negated, or if a valid programming write(s) or erase hardware interlock
write has not occurred since SES was asserted, EHV will remain negated. The program or erase
enable monitor (PEEM) and EHV are used to control the application of the program or erase volt-
age to the CMFI EEPROM module. High voltage operations to the CMFI EEPROM array, special
MoneT shadow locations or FLASH NVM registers can occur only if EHV = 1 and PEEM = 1.
Only after the correct hardware and software interlocks have been applied to the CMFI
EEPROM can EHV be set. Once EHV is set SES cannot be changed and attempts to read the
array will not be acknowledged.
The default reset state of EHV disables program or erase pulses (EHV = 0). A master reset while
EHV = 1 will terminate the high voltage operation (reset CMFICTL). A system reset or setting
the STOP bit to 1 will clear EHV to a 0 terminating the high voltage pulse. The CMFI shall gen-
erate the required sequence to disable the high voltage without damage to the high voltage
circuits.
0 = Program or erase pulse disabled.
1 = Program or erase pulse enabled.
Table 10-10 CMFICTL2 Bit Settings (Continued)
Bit(s)
Name
Description
F
re
e
sc
a
le
S
e
m
ic
o
n
d
u
c
to
r,
I
Freescale Semiconductor, Inc.
For More Information On This Product,
Go to: www.freescale.com
n
c
..
.
相关PDF资料
PDF描述
AMC50DTES CONN EDGECARD 100POS .100 EYELET
MC68EN360ZP33L IC MPU QUICC 32BIT 33MHZ 357PBGA
HMC50DTEF CONN EDGECARD 100POS .100 EYELET
MC68EN360ZP25LR2 IC MPU QUICC 32BIT 25MHZ 357PBGA
AMC36DTEF CONN EDGECARD 72POS .100 EYELET
相关代理商/技术参数
参数描述
MC68F375BGMZP33 功能描述:32位微控制器 - MCU 32B 256KFLASH 8K 2K RAM RoHS:否 制造商:Texas Instruments 核心:C28x 处理器系列:TMS320F28x 数据总线宽度:32 bit 最大时钟频率:90 MHz 程序存储器大小:64 KB 数据 RAM 大小:26 KB 片上 ADC:Yes 工作电源电压:2.97 V to 3.63 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:LQFP-80 安装风格:SMD/SMT
MC68F375MZP33R2 功能描述:IC MPU 32BIT 33MHZ 217-PBGA RoHS:否 类别:集成电路 (IC) >> 嵌入式 - 微处理器 系列:M683xx 标准包装:1 系列:MPC85xx 处理器类型:32-位 MPC85xx PowerQUICC III 特点:- 速度:1.2GHz 电压:1.1V 安装类型:表面贴装 封装/外壳:783-BBGA,FCBGA 供应商设备封装:783-FCPBGA(29x29) 包装:托盘
MC68H(R)C08JK1 制造商:MOTOROLA 制造商全称:Motorola, Inc 功能描述:HCMOS Microcontroller Unit
MC68H(R)C08JK3 制造商:MOTOROLA 制造商全称:Motorola, Inc 功能描述:HCMOS Microcontroller Unit
MC68H(R)C08JL3 制造商:MOTOROLA 制造商全称:Motorola, Inc 功能描述:HCMOS Microcontroller Unit