参数资料
型号: MC68HC08JB1P
厂商: FREESCALE SEMICONDUCTOR INC
元件分类: 微控制器/微处理器
英文描述: 8-BIT, MROM, 3 MHz, MICROCONTROLLER, PDIP20
封装: PLASTIC, DIP-20
文件页数: 14/216页
文件大小: 2384K
代理商: MC68HC08JB1P
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页当前第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页
Technical Data
MC68HC08JB1 Rev. 2.1
110
Freescale Semiconductor
9.5.5 Low-Speed Device
Low-speed devices are configured by the position of a pull-up resistor on
the USB D– pin of the MCU. Low-speed devices are terminated as
shown in Figure 9-9 with the pull-up on the D– line.
Figure 9-9. External Low-Speed Device Configuration
For low-speed transmissions, the transmitter’s EOP width must be
between 1.25
s and 1.50s. These ranges include timing variations due
to differential buffer delay and rise/fall time mismatches and to noise and
other random effects. A low-speed receiver must accept a 670ns SE0
followed by a J transition as a valid EOP. An SE0 shorter than
330ns or an SE0 not followed by a J transition are rejected as an EOP.
Any SE0 that is 8
s or longer is automatically a reset.
9.6 Clock Requirements
The low-speed data rate is nominally 1.5Mbps. The OSCXCLK signal
driven by the oscillator circuits is the clock source for the USB module
and requires that a 6-MHz oscillator circuit be connected to the OSC1
and OSC2 pins. The permitted frequency tolerance for low-speed
functions is approximately
±1.5% (15,000 ppm). This tolerance includes
inaccuracies from all sources: initial frequency accuracy, crystal
capacitive loading, supply voltage on the oscillator, temperature, and
aging. The jitter in the low-speed data rate must be less than 10ns.
1.5 k
D+
D–
VREG (3.3V)
USB LOW-SPEED CABLE
MCU
相关PDF资料
PDF描述
MC68HC912BL16FU8 16-BIT, FLASH, 8 MHz, MICROCONTROLLER, PQFP64
MC68HC912BL16VFU8 16-BIT, FLASH, 8 MHz, MICROCONTROLLER, PQFP64
MK74CG117AFT 90 MHz, OTHER CLOCK GENERATOR, PDSO48
MC68HC08AS32ACFU 8-BIT, MROM, 8.4 MHz, MICROCONTROLLER, PQFP64
MC68HRC98JL3ECFA 8-BIT, FLASH, 4 MHz, MICROCONTROLLER, PQFP48
相关代理商/技术参数
参数描述
MC68HC08JB8 制造商:FREESCALE 制造商全称:Freescale Semiconductor, Inc 功能描述:M68HC08 Microcontrollers
MC68HC08JB8A 制造商:FREESCALE 制造商全称:Freescale Semiconductor, Inc 功能描述:This addendum provides additional information
MC68HC08JB8AADW 制造商:MOTOROLA 制造商全称:Motorola, Inc 功能描述:This addendum provides additional information to the MC68HC908JB8 Technical Data, Rev. 2
MC68HC08JB8AFB 制造商:FREESCALE 制造商全称:Freescale Semiconductor, Inc 功能描述:This addendum provides additional information
MC68HC08JB8AJDW 制造商:MOTOROLA 制造商全称:Motorola, Inc 功能描述:This addendum provides additional information to the MC68HC908JB8 Technical Data, Rev. 2