参数资料
型号: MC68HC908AP16CB
厂商: FREESCALE SEMICONDUCTOR INC
元件分类: 微控制器/微处理器
英文描述: 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PDIP42
封装: SDIP-42
文件页数: 151/324页
文件大小: 3471K
代理商: MC68HC908AP16CB
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页当前第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页
Multi-Master IIC Interface (MMIIC)
MC68HC908AP Family Data Sheet, Rev. 4
232
Freescale Semiconductor
Only the slave with a matched address will respond by sending back an acknowledge bit by pulling SDA
low on the 9th clock cycle.
14.5.3 Data Transfer
Once a successful slave addressing is achieved, the data transfer can proceed byte by byte in the
direction specified by the R/W-bit sent by the calling master.
Each data byte is 8 bits. Data can be changed only when SCL is low and must be held stable when SCL
is high as shown in Figure 14-2. The MSB is transmitted first and each byte has to be followed by an
acknowledge bit. This is signalled by the receiving device by pulling the SDA low on the 9th clock cycle.
Therefore, one complete data byte transfer requires 9 clock cycles.
If the slave receiver does not acknowledge the master, the SDA line should be left high by the slave. The
master can then generate a STOP signal to abort the data transfer or a START signal (repeated START)
to commence a new transfer.
If the master receiver does not acknowledge the slave transmitter after a byte has been transmitted, it
means an “end of data” to the slave. The slave should release the SDA line for the master to generate a
STOP or START signal.
14.5.4 Repeated START Signal
As shown in Figure 14-2, a repeated START signal is used to generate START signal without first
generating a STOP to terminate the communication. This is used by the master to communicate with
another slave or with the same slave in a different mode (transmit/receive mode) without releasing the
bus.
14.5.5 STOP Signal
The master can terminate the communication by generating a STOP signal to free the bus. However, the
master may generate a START signal followed by a calling command without first generating a STOP
signal. This is called repeat START. A STOP signal is defined as a low to high transition of SDA while
SCL is at logic high (see Figure 14-2).
14.5.6 Arbitration Procedure
The interface circuit is a multi-master system which allows more than one master to be connected. If two
or more masters try to control the bus at the same time, a clock synchronization procedure determines
the bus clock. The clock low period is equal to the longest clock low period and the clock high period is
equal to the shortest one among the masters. A data arbitration procedure determines the priority. A
master will lose arbitration if it transmits a logic 1 while another transmits a logic 0. The losing master will
immediately switch over to slave receive mode and stops its data and clock outputs. The transition from
master to slave will not generate a STOP condition. Meanwhile a software bit will be set by hardware to
indicates loss of arbitration.
14.5.7 Clock Synchronization
Since wired-AND logic is performed on SCL line, a high to low transition on the SCL line will affect the
devices connected to the bus. The devices start counting their low period once a device’s clock has gone
low, it will hold the SCL line low until the clock high state is reached. However, the change of low to high
相关PDF资料
PDF描述
MC68HC908AP64CFA 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PQFP48
MC68HC908AS60AMFU 8-BIT, FLASH, 8.4 MHz, MICROCONTROLLER, PQFP64
MC68HC908AZ60AMFU 8-BIT, FLASH, 8.4 MHz, MICROCONTROLLER, PQFP64
MC68HC908AZ60EVFU 8-BIT, FLASH, 8.4 MHz, MICROCONTROLLER, PQFP64
MC68HC908AS60AVFN 8-BIT, FLASH, 8.4 MHz, MICROCONTROLLER, PQCC52
相关代理商/技术参数
参数描述
MC68HC908AP16CBE 制造商:Freescale Semiconductor 功能描述:
MC68HC908AP16CFA 制造商:Rochester Electronics LLC 功能描述:- Bulk
MC68HC908AP16CFB 功能描述:IC MCU 16K FLASH 8MHZ 44QFP RoHS:否 类别:集成电路 (IC) >> 嵌入式 - 微控制器, 系列:HC08 标准包装:250 系列:56F8xxx 核心处理器:56800E 芯体尺寸:16-位 速度:60MHz 连通性:CAN,SCI,SPI 外围设备:POR,PWM,温度传感器,WDT 输入/输出数:21 程序存储器容量:40KB(20K x 16) 程序存储器类型:闪存 EEPROM 大小:- RAM 容量:6K x 16 电压 - 电源 (Vcc/Vdd):2.25 V ~ 3.6 V 数据转换器:A/D 6x12b 振荡器型:内部 工作温度:-40°C ~ 125°C 封装/外壳:48-LQFP 包装:托盘 配用:MC56F8323EVME-ND - BOARD EVALUATION MC56F8323
MC68HC908AP32CB 功能描述:IC MCU 32K FLASH 8MHZ 42SDIP RoHS:否 类别:集成电路 (IC) >> 嵌入式 - 微控制器, 系列:HC08 标准包装:250 系列:56F8xxx 核心处理器:56800E 芯体尺寸:16-位 速度:60MHz 连通性:CAN,SCI,SPI 外围设备:POR,PWM,温度传感器,WDT 输入/输出数:21 程序存储器容量:40KB(20K x 16) 程序存储器类型:闪存 EEPROM 大小:- RAM 容量:6K x 16 电压 - 电源 (Vcc/Vdd):2.25 V ~ 3.6 V 数据转换器:A/D 6x12b 振荡器型:内部 工作温度:-40°C ~ 125°C 封装/外壳:48-LQFP 包装:托盘 配用:MC56F8323EVME-ND - BOARD EVALUATION MC56F8323
MC68HC908AP32CFB 功能描述:IC MCU 32K FLASH 8MHZ 44QFP RoHS:否 类别:集成电路 (IC) >> 嵌入式 - 微控制器, 系列:HC08 标准包装:250 系列:56F8xxx 核心处理器:56800E 芯体尺寸:16-位 速度:60MHz 连通性:CAN,SCI,SPI 外围设备:POR,PWM,温度传感器,WDT 输入/输出数:21 程序存储器容量:40KB(20K x 16) 程序存储器类型:闪存 EEPROM 大小:- RAM 容量:6K x 16 电压 - 电源 (Vcc/Vdd):2.25 V ~ 3.6 V 数据转换器:A/D 6x12b 振荡器型:内部 工作温度:-40°C ~ 125°C 封装/外壳:48-LQFP 包装:托盘 配用:MC56F8323EVME-ND - BOARD EVALUATION MC56F8323