ML63295A User’s Manual
Chapter 1
Overview
1 – 6
1.5
Pin Configuration
1.5.1 Pin Configuration
The ML63295A pin configuration, chip pin configuration, and pad coordinates are shown in Figures 1-2, 1-3, and
Table 1-2, respectively.
NC (not connected) indicates an unused pin that is left unconnected (open).
1 2
3
4 5
6
7 8
9
10 11
12
13 14
15
16 17
18
19 20
21
22 23
24
25 26
27
28 29
30
31 32
33
34 35
36
37 38
39
40 41
42
43 44
45
46 47
48
49 50
51
52 53
54
55 56
57
58 59
60
P9.1
P9.0
P8.3
P8.2
P8.0
P7.3
P7.2
P7.1
P7.0
P6.3
P6.2
P6.1
(NC)
240
239
238
237
236
235
234
233
232
231
230
229
228
227
226
225
224
223
222
221
220
219
218
217
216
215
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
PA.3
PA.2
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
214
213
212
211
210
209
208
206
205
204
203
202
201
200
199
198
197
196
SEG74
SEG75
SEG69
SEG70
SEG71
SEG64
SEG65
SEG66
SEG67
SEG49
SEG50
SEG51
(NC)
SEG68
SEG72
SEG73
SEG47
SEG46
SEG44
SEG43
SEG42
SEG41
SEG40
SEG39
SEG38
SEG37
SEG36
(NC)
SEG45
P6.0
P5.3
P5.2
P5.1
P5.0
P4.3
P4.2
P4.1
P4.0
P3.3
P3.2
P3.1
P3.0
P2.3
SEG62
SEG63
SEG57
SEG58
SEG59
SEG52
SEG53
SEG55
SEG48
SEG56
SEG60
SEG61
SEG54
P2.0
P1.3
P1.2
P1.1
P1.0
P0.3
(NC)
P2.1
P2.2
PA.1
PA.0
P9.3
P9.2
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
(NC)
SEG85
SEG86
SEG87
SEG80
SEG81
SEG82
SEG83
SEG84
SEG88
SEG89
SEG78
SEG79
SEG76
SEG77
(NC)
PB.3
PB.2
PB.1
PB.0
PE.1
PE.0
194
193
192
191
190
189
188
187
186
PC.3
PC.2
PC.1
PC.0
195
185
184
183
182
181
(NC)
PE.3
PE.2
207
P8.1
(NC)
V
DD
I
MD
B
MD
(NC) RESET
XT
0
XT
1
TS
T2
TS
T1
(NC) OS
C0
OS
C1
V
DDE
V
DD
V
DDL
V
DD
(NC)
(NC) (NC)
C2
C1 V
DDX
4
(NC)
V
DDX
3
V
DDX
2
V
DDX
1
(NC) V
DD6
V
DD5
V
DD4
(NC)
V
DD3
V
DD2
V
DD1
V
SS
COM
3
2
COM
3
1
COM
3
0
COM
2
9
COM
2
8
COM
2
7
COM
2
6
COM
2
5
COM
2
4
COM
2
3
COM
2
COM
2
1
COM
2
0
COM
1
9
COM
1
8
COM
1
7
SEG
9
5
SEG
9
4
SEG
9
3
SEG
9
2
SEG
9
1
SEG
9
0
(NC)
180
179 178
177
176 175
174
173 172
171
170 169
168
167 166
165
164 163
162
161 160
159
158 157
156
155 154
153
152 151
150
149 148
147
146 145
144
143 142
141
140 139
138
137 136
135
134 133
132
131 130
129
128 127
126
125 124
123
122
121
(NC)
(NC) P0
.2
P0
.1
P0
.0
V
SS
COM
1
COM
2
COM
3
COM
4
COM
5
COM
6
COM
7
COM
8
COM
9
COM
1
0
COM
1
COM
1
2
COM
1
3
COM
1
4
COM
1
5
COM
1
6
SEG
0
SEG
1
SEG
2
SEG
3
SEG
4
SEG
5
SEG
6
SEG
7
SEG
8
SEG
9
SEG
1
0
SEG
1
SEG
1
2
SEG
1
3
SEG
1
4
SEG
1
5
SEG
1
6
SEG
1
7
SEG
1
8
SEG
1
9
SEG
2
0
SEG
2
1
SEG
2
SEG
2
3
SEG
2
4
SEG
2
5
SEG
2
6
SEG
2
7
SEG
2
8
SEG
2
9
SEG
3
0
SEG
3
1
SEG
3
2
SEG
3
SEG
3
4
SEG
3
5
(NC)
Figure 1-2
ML63295A 240-Pin QFP Pin Configuration (Top View)
(GA: QFP240-P-3232-0.50-BK4)