参数资料
型号: OR3T1256BC600-DB
厂商: LATTICE SEMICONDUCTOR CORP
元件分类: FPGA
英文描述: FPGA, 784 CLBS, 186000 GATES, PBGA600
封装: PLASTIC, EBGA-600
文件页数: 177/210页
文件大小: 3438K
代理商: OR3T1256BC600-DB
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页当前第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页
Lattice Semiconductor
69
Data Sheet
December 2002
ORCA Series 3C and 3T FPGAs
Microprocessor Interface (MPI) (continued)
Device ID Registers
The MPI device ID is broken into four registers holding 1 byte each. The device ID that is available through the MPI
is the same as the boundary-scan ID code, except that the device ID in the MPI has a reverse bit order. There is no
means to overwrite any of the device ID as can be done with the boundary-scan ID, but the MPI scratchpad register
can be used as a personalization register. The format for the entire device ID is shown below followed by family and
device values and the partitioning of the device ID into the four device ID registers.
Table 23.
DeviceIDCode
* PLC array size of FPGA.
Table 24 shows the family and device values for all parts covered by this data sheet.
Table 24.
Series3FamilyandDeviceIDValues
Table 25 describes the device IDs for all parts covered by this data sheet as they are partitioned into the four regis-
ters found in the MPI.
Table 25.
ORCASeries3DeviceIDDescriptions
Version
Part*
Family
Manufacturer
MSB
4 bits
10 bits
6 bits
11 bits
1 bit
Example: (First version of OR3C80)
0000 0110100000 110000 00000011101 1
PartName
FamilyID
(Hex)
DeviceID
(Hex)
OR3T20
03
0C
OR3T30
03
0E
OR3T55
03
12
OR3C/T80
03
16
OR3T125
03
1C
DeviceIDRegister1
Bit 0
Logic 1. This bit is always a one.
Bits [7:1]
0011101, the 7 least signicant bits of the manufacturer ID.
DeviceIDRegister2
Bits [3:0]
0000, the 4 most signicant bits of the manufacturer ID.
Bits [7:4]
The 4 least signicant bits of the 10-bit part number.
DeviceIDRegister3
Bits [5:0]
The 6 most signicant bits of the 10-bit part number.
Bits [7:6]
The 2 least signicant bits of the device family code.
DeviceIDRegister4
Bits [3:0]
The 4 most signicant bits of the device family code.
Bits [7:4]
The 4-bit device version code.
相关PDF资料
PDF描述
OR3T1256BC600I-DB FPGA, 784 CLBS, 186000 GATES, PBGA600
OR3T1257BC600-DB FPGA, 784 CLBS, 186000 GATES, PBGA600
OR3T55 3C and 3T Field-Programmable Gate Arrays
OR4E041BA352-DB FPGA, 1296 CLBS, 380000 GATES, PBGA352
OR4E041BM416-DB FPGA, 1296 CLBS, 380000 GATES, PBGA416
相关代理商/技术参数
参数描述
OR3T125-6BC600I 制造商:AGERE 制造商全称:AGERE 功能描述:3C and 3T Field-Programmable Gate Arrays
OR3T1256BC600I-DB 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:Lattice Semiconductor Corporation 功能描述:
OR3T125-6PS208 制造商:AGERE 制造商全称:AGERE 功能描述:3C and 3T Field-Programmable Gate Arrays
OR3T1256PS208-DB 功能描述:FPGA - 现场可编程门阵列 6272 LUT 342 I/O RoHS:否 制造商:Altera Corporation 系列:Cyclone V E 栅极数量: 逻辑块数量:943 内嵌式块RAM - EBR:1956 kbit 输入/输出端数量:128 最大工作频率:800 MHz 工作电源电压:1.1 V 最大工作温度:+ 70 C 安装风格:SMD/SMT 封装 / 箱体:FBGA-256
OR3T125-6PS208I 制造商:AGERE 制造商全称:AGERE 功能描述:3C and 3T Field-Programmable Gate Arrays