参数资料
型号: PIC16LF1512-E/SO
厂商: Microchip Technology
文件页数: 53/348页
文件大小: 0K
描述: IC MCU 8BIT 3.5KB FLASH 28-SOIC
标准包装: 27
系列: PIC® XLP™ 16F
核心处理器: PIC
芯体尺寸: 8-位
速度: 20MHz
连通性: I²C,LIN,SPI,UART/USART
外围设备: 欠压检测/复位,POR,PWM,WDT
输入/输出数: 25
程序存储器容量: 3.5KB(2K x 14)
程序存储器类型: 闪存
RAM 容量: 128 x 8
电压 - 电源 (Vcc/Vdd): 1.8 V ~ 3.6 V
数据转换器: A/D 17x10b
振荡器型: 内部
工作温度: -40°C ~ 125°C
封装/外壳: 28-SOIC(0.295",7.50mm 宽)
包装: 管件
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页当前第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页第336页第337页第338页第339页第340页第341页第342页第343页第344页第345页第346页第347页第348页
PIC16(L)F1512/3
DS41624B-page 146
Preliminary
2012 Microchip Technology Inc.
16.6
Automated Capacitive Voltage
Divider
16.6.1
CONVERSION SEQUENCE
The conversion sequence can be expanded into three
stages; pre-charge time, acquisition time, and conversion.
See Figure 16-6 for basic information on the timing of
these stages.
16.6.2
PRE-CHARGE TIMER
The pre-charge stage is an optional 1-127 instruction
cycle time used to put the external ADC channel and
the internal sample and hold capacitor (CHOLD) into
preconditioned states. The pre-charge stage of
conversion is enabled by writing a non-zero value to
the ADPRE<6:0> bits of the AADPRE register. This
stage is initiated when a conversion sequence is
started by either the GO/DONE bit or a Special Event
Trigger. When initiating an ADC conversion, if the
ADPRE bits are cleared, this stage is skipped.
During the pre-charge time, CHOLD is shorted to either
VDD or VSS, depending on the value of the ADIPPOL bit
of the AADCON3 register. The port pin logic of the
selected analog channel is overridden to drive a digital
high or low out. The output polarity of this override is
determined by the ADEPPOL bit of the AADCON3
register.
When the ADOOEN bit of the AADCON3 register is set,
then the ADOUT pin is overridden during pre-charge.
This override functions the same as the channel pin
overrides, but the polarity is selected by the ADIPPOL bit.
Even though the analog channel of the pin is selected,
the analog multiplexer is forced open during the pre-
charge stage. The ADC multiplexor logic is overridden
and disabled only during the pre-charge time.
16.6.3
ACQUISITION TIMER
The acquisition time is used to either acquire the signal
or to charge share. The acquisition time counts from 1
to 127 instruction cycle times and is used to allow the
voltage on the internal sample and hold capacitor
(CHOLD) to charge or discharge from the selected
analog channel. The acquisition time of conversion is
enabled by writing a non-zero value to the
ADACQ<6:0> bits of the AADACQ register. When the
acquisition time is enabled, the time starts immediately
follow the pre-charge stage. Otherwise, the acquisition
time is initiated by either setting the GO/DONE bit or a
Special Event Trigger.
At the start of the acquisition stage, the selected ADC
channel is connected to CHOLD. This allows charge
sharing between the pre-charged channel and the
CHOLD capacitor. See Figure 16-6.
16.6.4
STARTING A CONVERSION
To enable the ADC module, the ADON bit of the
AADCON0 register must be set to a ‘1’. Setting the GO/
DONE bit of the AADCON0 register to a ‘1’ in software
or by the Special Event Trigger inputs, will start the
Analog-to-Digital conversion.
Once a conversion begins, it proceeds until complete,
while ADON is set. If ADON is cleared (disabled by
software), the conversion is halted. The GO/DONE
status bit of the AADCON0 register indicates that a
conversion is occurring, regardless of the starting trigger.
16.6.5
COMPLETION OF A CONVERSION
When the conversion is complete, the ADC module will:
Clear the GO/DONE bit
Set the ADIF Interrupt Flag bit
Update the AADRESxH and AADRESxL registers
with new conversion result
16.6.6
TERMINATING A CONVERSION
If a conversion must be terminated before completion,
the GO/DONE bit can be cleared in software. The
AADRESxH and AADRESxL registers will be updated
with the partially complete Analog-to-Digital conversion
sample. Incomplete bits will match the last bit
converted.
16.6.7
DOUBLE SAMPLE CONVERSION
Double sampling can be enabled by the ADDSEN bit of
the AADCON3 register. When this bit is set, two
conversions are completed by each initiation of the GO/
DONE bit or a Special Event Trigger. The GO/DONE bit
stays set for the duration of both conversions and can
be used to cancel a conversion early.
The first conversion is written to the AADRES0H and
AADRES0L registers.
The second conversion starts two clock cycles after the
first has completed and the GO/DONE bit remains set.
When the ADIPEN bit of AADCON3 is set, the value
used by the ADC for the ADEPPOL, ADIPPOL, and
GRDPOL bits is inverted. The value stored in those bit
locations is unchanged. All other control signals remain
unchanged from the first conversion. The result of the
second conversion is stored in the AADRES1H and
AADRES1L registers. See Figure 16-8, Figure 16-9
and Figure 16-10 for more information.
Note:
The GO/DONE bit should not be set in the
same instruction that turns on the ADC.
Note:
A device Reset forces all registers to their
Reset state. Thus, the ADC module is
turned off and any pending conversion is
terminated.
相关PDF资料
PDF描述
PIC16F1512-E/SO IC MCU 8BIT 3.5KB FLASH 28-SOIC
PIC16F721-E/SO MCU PIC 7KB FLASH 256B 20SOIC
PIC16LF1824-E/SL IC MCU 8BIT 7KB FLASH 14SOIC
PIC16F1824-E/SL IC MCU 8BIT 7KB FLASH 14SOIC
PIC16LF722AT-I/MV MCU 8BIT 2K FLASH XLP 28-UQFN
相关代理商/技术参数
参数描述
PIC16LF1512-I/MV 功能描述:8位微控制器 -MCU 3.5KB Flash 128B RAM 10-bit ADC RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT
PIC16LF1512-I/SO 功能描述:8位微控制器 -MCU 3.5KB Flash 128B RAM 10-bit ADC RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT
PIC16LF1512-I/SP 功能描述:8位微控制器 -MCU 3.5KB Flash 128B RAM 10-bit ADC RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT
PIC16LF1512-I/SS 功能描述:8位微控制器 -MCU 3.5KB Flash 128B RAM 10-bit ADC RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT
PIC16LF1512T-I/MV 功能描述:8位微控制器 -MCU 3.5KB Flash 128B RAM 10-bit ADC RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT