参数资料
型号: PIC24FJ64GA110-I/PF
厂商: Microchip Technology
文件页数: 39/330页
文件大小: 0K
描述: MCU PIC 64KB FLASH 100TQFP
特色产品: PIC24FJ/33FJ MCUs & dsPIC? DSCs
标准包装: 90
系列: PIC® 24F
核心处理器: PIC
芯体尺寸: 16-位
速度: 32MHz
连通性: I²C,IrDA,LIN,SPI,UART/USART
外围设备: 欠压检测/复位,LVD,POR,PWM,WDT
输入/输出数: 85
程序存储器容量: 64KB(22K x 24)
程序存储器类型: 闪存
RAM 容量: 16K x 8
电压 - 电源 (Vcc/Vdd): 2 V ~ 3.6 V
数据转换器: A/D 16x10b
振荡器型: 内部
工作温度: -40°C ~ 85°C
封装/外壳: 100-TQFP
包装: 托盘
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页当前第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页
2010 Microchip Technology Inc.
DS39905E-page 133
PIC24FJ256GA110 FAMILY
10.4.3.4
Mapping Limitations
The control schema of the Peripheral Pin Select is
extremely flexible. Other than systematic blocks that
prevent signal contention caused by two physical pins
being configured as the same functional input or two
functional outputs configured as the same pin, there
are no hardware enforced lock outs. The flexibility
extends to the point of allowing a single input to drive
multiple peripherals or a single functional output to
drive multiple output pins.
10.4.3.5
Mapping Exceptions for
PIC24FJ256GA110 Family Devices
Although the PPS registers theoretically allow for up to
64 remappable I/O pins, not all of these are implemented
in all devices. For PIC24FJ256GA110 family devices,
the maximum number of remappable pins available are
46, which includes 14 input only pins. In addition, some
pins in the RPn and RPIn sequences are unimple-
mented in lower pin count devices. The differences in
available
remappable
pins
are
summarized
in
When developing applications that use remappable
pins, users should also keep these things in mind:
For the RPINRx registers, bit combinations
corresponding to an unimplemented pin for a
particular device are treated as invalid; the
corresponding module will not have an input
mapped to it. For all PIC24FJ256GA110 family
devices, this includes all values greater than
45 (‘101101’).
For RPORx registers, the bit fields corresponding
to an unimplemented pin will also be
unimplemented. Writing to these fields will have
no effect.
10.4.4
CONTROLLING CONFIGURATION
CHANGES
Because peripheral remapping can be changed during
run time, some restrictions on peripheral remapping
are needed to prevent accidental configuration
changes. PIC24F devices include three features to
prevent alterations to the peripheral map:
Control register lock sequence
Continuous state monitoring
Configuration bit remapping lock
10.4.4.1
Control Register Lock
Under normal operation, writes to the RPINRx and
RPORx registers are not allowed. Attempted writes will
appear to execute normally, but the contents of the
registers will remain unchanged. To change these reg-
isters, they must be unlocked in hardware. The register
lock is controlled by the IOLOCK bit (OSCCON<6>).
Setting IOLOCK prevents writes to the control
registers; clearing IOLOCK allows writes.
To set or clear IOLOCK, a specific command sequence
must be executed:
1.
Write 46h to OSCCON<7:0>.
2.
Write 57h to OSCCON<7:0>.
3.
Clear (or set) IOLOCK as a single operation.
Unlike the similar sequence with the oscillator’s LOCK
bit, IOLOCK remains in one state until changed. This
allows all of the Peripheral Pin Selects to be configured
with a single unlock sequence, followed by an update
to all control registers, then locked with a second lock
sequence.
10.4.4.2
Continuous State Monitoring
In addition to being protected from direct writes, the
contents of the RPINRx and RPORx registers are
constantly monitored in hardware by shadow registers.
If an unexpected change in any of the registers occurs
(such as cell disturbances caused by ESD or other
external events), a Configuration Mismatch Reset will
be triggered.
10.4.4.3
Configuration Bit Pin Select Lock
As an additional level of safety, the device can be con-
figured to prevent more than one write session to the
RPINRx and RPORx registers. The IOL1WAY
(CW2<4>) Configuration bit blocks the IOLOCK bit
from being cleared after it has been set once. If
IOLOCK remains set, the register unlock procedure will
not execute and the Peripheral Pin Select Control
registers cannot be written to. The only way to clear the
bit and re-enable peripheral remapping is to perform a
device Reset.
In the default (unprogrammed) state, IOL1WAY is set,
restricting users to one write session. Programming
IOL1WAY allows users unlimited access (with the
proper use of the unlock sequence) to the Peripheral
Pin Select registers.
TABLE 10-4:
REMAPPABLE PIN EXCEPTIONS FOR PIC24FJ256GA110 FAMILY DEVICES
Device Pin Count
RP Pins (I/O)
RPI Pins
Total
Unimplemented
Total
Unimplemented
64-pin
29
RP5, RP15, RP31
2
RPI32-36, RPI38-44
80-pin
31
RP31
11
RPI32, RPI39, RPI41
100-pin
32
14
相关PDF资料
PDF描述
PIC24FV32KA304-I/MV MCU 32KB FLASH 2KB RAM 48-UQFN
PIC24HJ128GP306A-I/PT IC PIC MCU FLASH 128KB 64-TQFP
PIC24HJ12GP202-I/SP IC PIC MCU FLASH 12KB 28-DIP
PIC24HJ256GP610-I/PF IC PIC MCU FLASH 128KX16 100TQFP
PIC24HJ256GP610A-I/PF IC MCU 16BIT 256KB FLASH 100TQFP
相关代理商/技术参数
参数描述
PIC24FJ64GA110T-I/PF 功能描述:16位微控制器 - MCU 16b 16MIPS 64KB FL 16KbRAM 84I/O nW RoHS:否 制造商:Texas Instruments 核心:RISC 处理器系列:MSP430FR572x 数据总线宽度:16 bit 最大时钟频率:24 MHz 程序存储器大小:8 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:2 V to 3.6 V 工作温度范围:- 40 C to + 85 C 封装 / 箱体:VQFN-40 安装风格:SMD/SMT
PIC24FJ64GA110T-I/PT 功能描述:16位微控制器 - MCU 16b 16MIPS 64KB FL 16KbRAM 84I/O nW RoHS:否 制造商:Texas Instruments 核心:RISC 处理器系列:MSP430FR572x 数据总线宽度:16 bit 最大时钟频率:24 MHz 程序存储器大小:8 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:2 V to 3.6 V 工作温度范围:- 40 C to + 85 C 封装 / 箱体:VQFN-40 安装风格:SMD/SMT
PIC24FJ64GA202-I/MM 制造商:Microchip Technology Inc 功能描述:64KB FLASH, 8KB RAM, 16 MIPS, CRYPTO - Rail/Tube 制造商:Microchip Technology Inc 功能描述:IC PIC MCU FLASH 28QFN 制造商:Microchip Technology Inc 功能描述:64KB Flash, 8KB RAM, 16 MIPS, Crypto, 28 QFN-S 6x6x0.9mm TUBE
PIC24FJ64GA202-I/SO 制造商:Microchip Technology Inc 功能描述:64KB FLASH, 8KB RAM, 16 MIPS, CRYPTO - Rail/Tube 制造商:Microchip Technology Inc 功能描述:IC PIC MCU FLASH 28SOIC 制造商:Microchip Technology Inc 功能描述:64KB Flash, 8KB RAM, 16 MIPS, Crypto, 28 SOIC .300in TUBE
PIC24FJ64GA202-I/SP 制造商:Microchip Technology Inc 功能描述:64KB FLASH, 8KB RAM, 16 MIPS, CRYPTO - Rail/Tube 制造商:Microchip Technology Inc 功能描述:IC PIC MCU FLASH 28SPDIP 制造商:Microchip Technology Inc 功能描述:64KB Flash, 8KB RAM, 16 MIPS, Crypto, 28 SPDIP .300in TUBE