参数资料
型号: PM7329-BI
厂商: PMC-SIERRA INC
元件分类: 数字传输电路
英文描述: ATM TRAFFIC MANAGER AND SWITCH
中文描述: ATM/SONET/SDH SUPPORT CIRCUIT, PBGA352
封装: 35 X 35 MM, 1.45 MM HEIGHT, SBGA-352
文件页数: 69/232页
文件大小: 1585K
代理商: PM7329-BI
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页当前第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页
PM7329 S/UNI-APEX-1K800
DATASHEET
PMC-2010141
ISSUE 2
ATM TRAFFIC MANAGER AND SWITCH
PROPRIETARY AND CONFIDENTIAL TO PMC-SIERRA, INC., AND FOR ITS CUSTOMERS’ INTERNAL USE
55
by assigning a 3-bit logarithmic weight value and a 7-bit sequence number to
each port. The scheduler maintains a 7-bit polling sequence number and
increments it after each scheduler polling cycle. During a scheduler polling cycle
each of the 128 ports is evaluated. The port will be polled if the following
conditions are met:
the port’s transmit data queue is not empty
the n LSB’s of the scheduler poll sequence number match the n LSB’s
of the port’s sequence number (n is equal to the port’s weight). For
ports with a weight of zero, this compare is ignored. For ports with a
weight of one, then only the LSB is compared. For ports with a weight
of seven, then the entire seven bits are compared.
To maintain even distribution of ports within the same weight class, software
must assign sequence numbers to ports evenly across the 128 polling
sequences. This sequence number need only be changed when a port’s weight
is changed or the distribution ports in a weight group becomes significantly
unbalanced due to port deactivations. Sequence numbers and weights may be
modified at any time.
The logarithmic weights are set so that lower speed ports are evaluated less
often relative to higher speed ports. The following formula show relationship
between the 3 bit logarithmic weights (lw) and the assigned relative throughput
weight (rw) in the case where the aggregate throughput of all the ports is greater
than the available bandwidth:
rw = 2
(7-lw)
The maximum polling rate for any given port is dictated by the number of active
ports. In Any-PHY mode, if only one port is active for all 128 ports (port’s
transmit data queue is not empty), the maximum polling rate is governed by the
following formula:
Max. polling rate = f(SYSCLK) / (64 * 2
lw
)
The equivalent equation for UL2M mode is the following:
Max. polling rate = f(SYSCLK) / 2
lw
10.3 Wan Port Scheduler
The WAN port scheduler operates between the queue engine and the multi-
channel WAN port FIFO. The S/UNI-APEX-1K800 WAN port scheduler provides
weighted interleaved round robin scheduling of up to 4 WAN ports. The dynamic
range of the weights is 8 to 1.
相关PDF资料
PDF描述
PM7329 ATM TRAFFIC MANAGER AND SWITCH
PM7339 Quad Cell Delineation Block Device
PM7340 S/UNI INVERSE MULTIPLEXING FOR ATM, 8 LINKS
PM7340-PI SCREW,WING
PM7341 S/UNI INVERSE MULTIPLEXING FOR ATM, 84 LINKS
相关代理商/技术参数
参数描述
PM733 制造商:未知厂家 制造商全称:未知厂家 功能描述:Analog IC
PM7339 制造商:PMC 制造商全称:PMC 功能描述:SATURN USER NETWORK INTERFACE CELL DELINEATION BLOCK
PM734 制造商:未知厂家 制造商全称:未知厂家 功能描述:Analog IC
PM7340 制造商:PMC 制造商全称:PMC 功能描述:S/UNI INVERSE MULTIPLEXING FOR ATM, 8 LINKS