参数资料
型号: S1C17651B00E10K
元件分类: 微控制器/微处理器
英文描述: 16-BIT, FLASH, 2 MHz, RISC MICROCONTROLLER, PBGA
文件页数: 108/216页
文件大小: 1784K
代理商: S1C17651B00E10K
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页当前第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页
APPENDIX A LIST OF I/O REGISTERS
S1C17651 TECHNICAL MANUAL
Seiko Epson Corporation
AP-A-5
Register name Address
Bit
Name
Function
Setting
Init. R/W
Remarks
SPI Ch.0
Transmit Data
Register
(SPI_TXD0)
0x4322
(16 bits)
D15–8 –
reserved
0 when being read.
D7–0 SPTDB[7:0] SPI transmit data buffer
SPTDB7 = MSB
SPTDB0 = LSB
0x0 to 0xff
0x0 R/W
SPI Ch.0
Receive Data
Register
(SPI_RXD0)
0x4324
(16 bits)
D15–8 –
reserved
0 when being read.
D7–0 SPRDB[7:0] SPI receive data buffer
SPRDB7 = MSB
SPRDB0 = LSB
0x0 to 0xff
0x0
R
SPI Ch.0
Control Register
(SPI_CTL0)
0x4326
(16 bits)
D15–10 –
reserved
0 when being read.
D9
MCLK
SPI clock source select
1 T8 Ch.0
0 PCLK/4
0
R/W
D8
MLSB
LSB/MSB first mode select
1 LSB
0 MSB
0
R/W
D7–6 –
reserved
0 when being read.
D5
SPRIE
Receive data buffer full int. enable 1 Enable
0 Disable
0
R/W
D4
SPTIE
Transmit data buffer empty int. enable 1 Enable
0 Disable
0
R/W
D3
CPHA
Clock phase select
1 Data out
0 Data in
0
R/W These bits must be
set before setting
SPEN to 1.
D2
CPOL
Clock polarity select
1 Active L
0 Active H
0
R/W
D1
MSSL
Master/slave mode select
1 Master
0 Slave
0
R/W
D0
SPEN
SPI enable
1 Enable
0 Disable
0
R/W
0x5000–0x5003
Clock Timer
Register name Address
Bit
Name
Function
Setting
Init. R/W
Remarks
Clock Timer
Control Register
(CT_CTL)
0x5000
(8 bits)
D7–5 –
reserved
0 when being read.
D4
CTRST
Clock timer reset
1 Reset
0 Ignored
0
W
D3–1 –
reserved
D0
CTRUN
Clock timer run/stop control
1 Run
0 Stop
0
R/W
Clock Timer
Counter Register
(CT_CNT)
0x5001
(8 bits)
D7–0 CTCNT[7:0] Clock timer counter value
0x0 to 0xff
0
R
Clock Timer
Interrupt Mask
Register
(CT_IMSK)
0x5002
(8 bits)
D7–4 –
reserved
0 when being read.
D3
CTIE32
32 Hz interrupt enable
1 Enable
0 Disable
0
R/W
D2
CTIE8
8 Hz interrupt enable
1 Enable
0 Disable
0
R/W
D1
CTIE2
2 Hz interrupt enable
1 Enable
0 Disable
0
R/W
D0
CTIE1
1 Hz interrupt enable
1 Enable
0 Disable
0
R/W
Clock Timer
Interrupt Flag
Register
(CT_IFLG)
0x5003
(8 bits)
D7–4 –
reserved
0 when being read.
D3
CTIF32
32 Hz interrupt flag
1 Cause of
interrupt
occurred
0 Cause of
interrupt not
occurred
0
R/W Reset by writing 1.
D2
CTIF8
8 Hz interrupt flag
0
R/W
D1
CTIF2
2 Hz interrupt flag
0
R/W
D0
CTIF1
1 Hz interrupt flag
0
R/W
0x5040–0x5041
Watchdog Timer
Register name Address
Bit
Name
Function
Setting
Init. R/W
Remarks
Watchdog
Timer Control
Register
(WDT_CTL)
0x5040
(8 bits)
D7–5 –
reserved
0 when being read.
D4
WDTRST
Watchdog timer reset
1 Reset
0 Ignored
0
W
D3–0 WDTRUN[3:0] Watchdog timer run/stop control
Other than 1010
Run
1010
Stop
1010 R/W
Watchdog
Timer Status
Register
(WDT_ST)
0x5041
(8 bits)
D7–2 –
reserved
0 when being read.
D1
WDTMD
NMI/Reset mode select
1 Reset
0 NMI
0
R/W
D0
WDTST
NMI status
1 NMI occurred 0 Not occurred
0
R
0x5060–0x5081
Clock Generator
Register name Address
Bit
Name
Function
Setting
Init. R/W
Remarks
Clock Source
Select Register
(CLG_SRC)
0x5060
(8 bits)
D7–6 OSC3B
FSEL[1:0]
OSC3B frequency select
OSC3BFSEL[1:0]
Frequency
0x0 R/W
0x3
0x2
0x1
0x0
reserved
500 kHz
1 MHz
2 MHz
D5
reserved
0 when being read.
D4
OSC1SEL
OSC1 source select
1 OSC1B
0 OSC1A
1
R/W
D3–2 –
reserved
0 when being read.
D1–0 CLKSRC[1:0] System clock source select
CLKSRC[1:0]
Clock source
0x0 R/W
0x3
0x2
0x1
0x0
reserved
OSC3A
OSC1
OSC3B
Oscillation
Control Register
(CLG_CTL)
0x5061
(8 bits)
D7–3 –
reserved
0 when being read.
D2
OSC3BEN OSC3B enable
1 Enable
0 Disable
1
R/W
D1
OSC1EN
OSC1 enable
1 Enable
0 Disable
0
R/W
D0
OSC3AEN OSC3A enable
1 Enable
0 Disable
0
R/W
相关PDF资料
PDF描述
S1C17651B00E10N 16-BIT, FLASH, 2 MHz, RISC MICROCONTROLLER, PBGA
S1C17651D00E10B 16-BIT, FLASH, 2 MHz, RISC MICROCONTROLLER, UUC50
S1C17651D00E10G 16-BIT, FLASH, 2 MHz, RISC MICROCONTROLLER, UUC50
S1C17651D00E10J 16-BIT, FLASH, 2 MHz, RISC MICROCONTROLLER, UUC50
S1C17651D00E10K 16-BIT, FLASH, 2 MHz, RISC MICROCONTROLLER, UUC50
相关代理商/技术参数
参数描述
S1C17653 制造商:EPSON 制造商全称:EPSON 功能描述:16-bit Single Chip Microcontroller
S1C17701 制造商:EPSON 制造商全称:EPSON 功能描述:CMOS 16-bit Single Chip Microcontroller
S1C17701D101000 制造商:Seiko Instruments Inc (SII) 功能描述:EPSON 16BIT MCU
S1C17701F00B100 功能描述:16位微控制器 - MCU 16-bit 64KB Flash LCD 56x32 RoHS:否 制造商:Texas Instruments 核心:RISC 处理器系列:MSP430FR572x 数据总线宽度:16 bit 最大时钟频率:24 MHz 程序存储器大小:8 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:2 V to 3.6 V 工作温度范围:- 40 C to + 85 C 封装 / 箱体:VQFN-40 安装风格:SMD/SMT
S1C17701F00E100 功能描述:16位微控制器 - MCU 16-bit 64KB Flash LCD 56x32 RoHS:否 制造商:Texas Instruments 核心:RISC 处理器系列:MSP430FR572x 数据总线宽度:16 bit 最大时钟频率:24 MHz 程序存储器大小:8 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:2 V to 3.6 V 工作温度范围:- 40 C to + 85 C 封装 / 箱体:VQFN-40 安装风格:SMD/SMT