参数资料
型号: S71WS512ND0BAWY72
厂商: Spansion Inc.
英文描述: Stacked Multi-Chip Product (MCP)
中文描述: 堆叠式多芯片产品(MCP)
文件页数: 14/188页
文件大小: 2252K
代理商: S71WS512ND0BAWY72
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页当前第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页
12
S71WS-Nx0 Based MCPs
S71WS-N_01_A4 September 15, 2005
A d v a n c e I n f o r m a t i o n
3
Input/Output Descriptions
Table 3.1
identifies the input and output package connections provided on the device.
Table 3.1 Input/Output Descriptions
Symbol
Description
A23-A0
DQ15-DQ0
OE#
WE#
V
SS
NC
RDY
Address inputs
Data input/output
Output Enable input. Asynchronous relative to CLK for the Burst mode.
Write Enable input.
Ground
No Connect; not connected internally
Ready output. Indicates the status of the Burst read. The WAIT# pin of the pSRAM is tied to RDY.
Clock input. In burst mode, after the initial word is output, subsequent active edges of CLK increment
the internal address counter. Should be at V
IL
or V
IH
while in asynchronous mode
Address Valid input. Indicates to device that the valid address is present on the address inputs.
Low = for asynchronous mode, indicates valid address; for burst mode, causes starting address to be
latched.
High = device ignores address inputs
Hardware reset input. Low = device resets and returns to reading array data
Hardware write protect input. At V
, disables program and erase functions in the four outermost
sectors. Should be at V
IH
for all other conditions.
Accelerated input. At V
, accelerates programming; automatically places device in unlock bypass
mode. At V
IL
, disables all program and erase functions. Should be at V
IH
for all other conditions.
Chip-enable input for pSRAM.
Chip-enable input for Flash 1. Asynchronous relative to CLK for Burst Mode.
Chip-enable input for Flash 2. Asynchronous relative to CLK for Burst Mode. This applies to the 512Mb
MCP only.
Mode register select for Type 4.
Flash 1.8 Volt-only single power supply.
pSRAM Power Supply.
Upper Byte Control (pSRAM).
Lower Byte Control (pSRAM)
Do Not Use
CLK
AVD#
F-RST#
F-WP#
F-ACC
R-CE1#
F1-CE#
F2-CE#
R-MRS
F-VCC
R-VCC
R-UB#
R-LB#
DNU
相关PDF资料
PDF描述
S71WS512ND0BAWY73 Stacked Multi-Chip Product (MCP)
S71WS512ND0BFWA20 Stacked Multi-Chip Product (MCP)
S71WS512ND0BFWA22 Stacked Multi-Chip Product (MCP)
S71WS512ND0BFWA30 Stacked Multi-Chip Product (MCP)
S71WS512ND0BFWA32 Stacked Multi-Chip Product (MCP)
相关代理商/技术参数
参数描述
S71WS512ND0BAWY73 制造商:SPANSION 制造商全称:SPANSION 功能描述:Stacked Multi-Chip Product (MCP)
S71WS512ND0BAWYJ0 制造商:SPANSION 制造商全称:SPANSION 功能描述:Stacked Multi-Chip Product (MCP)
S71WS512ND0BAWYJ2 制造商:SPANSION 制造商全称:SPANSION 功能描述:Stacked Multi-Chip Product (MCP)
S71WS512ND0BAWYJ3 制造商:SPANSION 制造商全称:SPANSION 功能描述:Stacked Multi-Chip Product (MCP)
S71WS512ND0BAWYK0 制造商:SPANSION 制造商全称:SPANSION 功能描述:Stacked Multi-Chip Product (MCP)