参数资料
型号: SAF82538H-10
厂商: INFINEON TECHNOLOGIES AG
元件分类: 微控制器/微处理器
英文描述: 8 CHANNEL(S), 10M bps, SERIAL COMM CONTROLLER, PQFP16
封装: METRIC, PLASTIC, QFP-160
文件页数: 220/253页
文件大小: 2536K
代理商: SAF82538H-10
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页当前第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页
SAB 82538
SAF 82538
Semiconductor Group
69
2.3.4.4 Extended Transparent Transmission and Reception
When programmed in the extended transparent mode via the MODE register (MDS1,
MDS0 = 11), each channel of the ESCC8 performs fully transparent data transmission
and reception without HDLC framing, i.e. without
q FLAG insertion and deletion
q CRC generation and checking
q Bit-stuffing.
In order to enable fully transparent data transfer, RAC bit in MODE has to be reset and
FFH has to be written to XAD1, XAD2 and RAH2.
Data transmission is always performed out of XFIFO by directly shifting the contents of
XFIFO via the serial transmit data pin (T
×D). Transmission is initiated by setting
CMDR:XTF (08H); end of transmission is indicated by ISR1:EXE (10H).
In receive direction, the character last assembled via receive data line (R
×D) is available
in RAL1 register. Additionally, in extended transparent mode 1 (MODE: MDS1, MDS0,
ADM = 111), received data is shifted into RFIFO.
This feature can be profitably used e.g. for:
q User specific protocol variations
q Line state monitoring, or
q Test purposes, in particular for monitoring or intentionally generating HDLC protocol
rule violations (e.g. wrong CRC)
Character or octet boundary synchronization can be achieved by using clock mode 1
with an external receive strobe input to pin CD.
2.3.4.5 Cyclic Transmission (Fully Transparent)
If the extended transparent mode is selected, the ESCC8 supports the continuous
transmission of the contents of the transmit FIFO.
After having written 1 to 32 bytes to XFIFO, the command
XREP.XTF.XME
via the CMDR register (bit 7…0 = “00101010” = 2AH) forces the ESCC8 to repeatedly
transmit the data stored in XFIFO via T
×D pin.
The cyclic transmission continues until a reset command (CMDR: XRES) is issued, after
which continuous “1”-s are transmitted.
Note: In DMA-mode the command XREP and XTF has to be written to CMDR.
相关PDF资料
PDF描述
SAB82538H 8 CHANNEL(S), 2M bps, SERIAL COMM CONTROLLER, PQFP16
SAH-XC2285M-56F80L 32-BIT, FLASH, 80 MHz, RISC MICROCONTROLLER, PQFP144
SAF-XC2285M-56F80L 32-BIT, FLASH, 80 MHz, RISC MICROCONTROLLER, PQFP144
SAF-XC2287M-56F80L 32-BIT, FLASH, 80 MHz, RISC MICROCONTROLLER, PQFP144
SAF-XC2286M-56F80L 32-BIT, FLASH, 80 MHz, RISC MICROCONTROLLER, PQFP144
相关代理商/技术参数
参数描述
SAF82538H-10V3.3 制造商:Rochester Electronics LLC 功能描述:
SAFB105M35R202 制造商:SHARMA 制造商全称:Sharma Electro Components,Inc 功能描述:Tantalum Capacitors
SAFB155M25R202 制造商:SHARMA 制造商全称:Sharma Electro Components,Inc 功能描述:Tantalum Capacitors
SAFB225M20R202 制造商:SHARMA 制造商全称:Sharma Electro Components,Inc 功能描述:Tantalum Capacitors
SAFB335M16R202 制造商:SHARMA 制造商全称:Sharma Electro Components,Inc 功能描述:Tantalum Capacitors