参数资料
型号: SC1200UFH-266F
厂商: ADVANCED MICRO DEVICES INC
元件分类: 微控制器/微处理器
英文描述: 32-BIT, 266 MHz, MICROPROCESSOR, PBGA481
封装: LEAD FREE, MS-034BAU1, TEPBGA-481
文件页数: 252/443页
文件大小: 3498K
代理商: SC1200UFH-266F
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页当前第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页第336页第337页第338页第339页第340页第341页第342页第343页第344页第345页第346页第347页第348页第349页第350页第351页第352页第353页第354页第355页第356页第357页第358页第359页第360页第361页第362页第363页第364页第365页第366页第367页第368页第369页第370页第371页第372页第373页第374页第375页第376页第377页第378页第379页第380页第381页第382页第383页第384页第385页第386页第387页第388页第389页第390页第391页第392页第393页第394页第395页第396页第397页第398页第399页第400页第401页第402页第403页第404页第405页第406页第407页第408页第409页第410页第411页第412页第413页第414页第415页第416页第417页第418页第419页第420页第421页第422页第423页第424页第425页第426页第427页第428页第429页第430页第431页第432页第433页第434页第435页第436页第437页第438页第439页第440页第441页第442页第443页
AMD Geode SC1200/SC1201 Processor Data Book
325
Video Processor Module
32579B
7.2.3.1
YUV to RGB CSC in Video Data Path
If the video data is in the YUV color space and RGB mix-
ing/blending is desired, this CSC must be enabled. The
CSC_FOR_VIDEO bit, F4BAR0+Memory Offset 4Ch[10],
controls this CSC.
YUV video data is passed through this CSC to obtain 24-bit
RGB data using the following CCIR-601-1 recommended
formula:
R = 1.1640625(Y – 16) + 1.59375(V – 128)
G = 1.1640625(Y – 16) – 0.8125(V – 128) –
0.390625(U – 128)
B = 1.1640625(Y – 16) + 2.015625(U – 128)
The CSC clamps inputs to prevent them from exceeding
acceptable limits.
7.2.3.2
Gamma Correction
Either the video or graphics data can be routed through an
integrated palette RAM for Gamma correction. There are
three 256-byte RAMs, one for each color component value.
Gamma correction supported in the YUV or RGB color
space for the video data and RGB color space for the
graphics data. Gamma correction is accomplished by treat-
ing each color component as an address into each RAM.
The output of the RAM is the new color. A simple RGB
Gamma correction example is to increase each color com-
ponent by one. The address 00h in the RAMs would con-
tain the data 01h. The address 01h would contain the data
02h and so on. This would have the effect of increasing
each original Red, Green, and Blue value by one.
G_V_GAMMA, F4BAR0+Memory Offset 04h[21] selects
which data path (video or graphics) to send to the
Gamma correction block. GAMMA_EN,
F4BAR0+Memory Offset 28h[0] enables the Gamma
correction function. To load the Gamma correction
palette RAM, use F4BAR0+Memory Offset 1Ch and
20h.
7.2.3.3
RGB to YUV CSC
The RGB to YUV CSC serves two options: YUV blending
(TV output mode only) and RGB blending (TV, CRT, and
TFT output modes). Through several multiplexers, this
CSC is used to convert the graphics data from RGB to YUV
for YUV blending (CSC_FOR_GFX = 1, F4BAR0+Memory
Offset
4Ch[11]).
When
RGB
blending
is
enabled
(CSC_FOR_GFX = 0), the CSC is used post blending to
convert the mixed/blended data from RGB to YUV for the
TVOUT block.
RGB graphics data or mixed/blended graphics/video data
is passed through this CSC to obtain 24-bit YUV data using
the following CCIR-601-1 recommended formula:
Y = 0.257R + 0.504G + 0.098B + 16
U = -0.148R – 0.291G + 0.439B + 128
V = 0.439R – 0.368G – 0.071B + 128
The CSC clamps inputs to prevent them from exceeding
acceptable limits.
7.2.3.4
1/2 Y Flicker Filter
sion" on page 329 for details regarding the flicker filter.
7.2.3.5
Color/Chroma Key
A color/chroma key mechanism is used to support the
Mixer/Blender logic. There are two keys: key1 is for the cur-
sor and key2 is for graphics or video data. Key1, the cursor
key, is always a color key. The cursor color key registers
are located at, F4BAR0+Memory Offset 50h-5CF. How the
cursor key mechanism works with the Mixer/Blender is
explained in Section 7.2.3.6. COLOR_CHROMA_KEY
(F4BAR0+Memory Offset 04h[20]) determines whether
key2 is a color key or a chroma key. The Video Color Key
Register (F4BAR0+Memory Offset 14h) stores the key.
Color keying is used when video is overlaid on the graphics
(GFX_INS_VIDEO, F4BAR0+Memory Offset 4Ch[8] = 0).
Chroma keying is used when graphics is overlaid on the
video (GFX_INS_VIDEO = 1). How the color/chroma key
mechanism works with the Mixer/Blender is explained in
7.2.3.6
Color/Chroma Key and Mixer/Blender
The Mixer/Blender takes each pixel of the graphics and
video data streams and mixes or blends them together.
Mixing is simply choosing the graphics pixel or the video
pixel. Blending takes a percentage of a graphics pixel
(Alpha_value * Graphics_pixel_value) and percentage of
the video pixel (1 - Alpha_Value * Video_pixel_value) and
adds them together. The percentages of each add up to
100%. The actual formula is:
Blended Pixel = (Alpha_value * Graphics_pixel_value) /
256
+ ((256 – Alpha_value) * Video_pixel_value) / 256
Where: Alpha_value = 0 to 255
Mixing and blending are supported simultaneously for
every rendered frame, however, each pixel can only be
mixed or blended. The mix or blend question is decided by
the pixel position, whether video is overlaid on the graphics
or visa versa (GFX_INS_VIDEO, F4BAR0+Memory Offset
4Ch[8]), and several programmed “windows”. Figure 7-
11illustrates and example frame.
相关PDF资料
PDF描述
SC1201UFH-266 32-BIT, 266 MHz, MICROPROCESSOR, PBGA481
SC1201UCL-266 32-BIT, 266 MHz, MICROPROCESSOR, PBGA432
SC1201UCL-266F 32-BIT, 266 MHz, MICROPROCESSOR, PBGA432
SC12484CV-80 PALETTE-DAC DSPL CTLR, PQCC44
SC11483CV-110 PALETTE-DAC DSPL CTLR, PQCC44
相关代理商/技术参数
参数描述
SC1200UFH-266F 33 制造商:Advanced Micro Devices 功能描述:GEO IC OPN
SC1200W WAF 制造商:Texas Instruments 功能描述:
SC-1200WT 制造商:Dantona Industries 功能描述:
SC1200WWD3 WAF 制造商:Advanced Micro Devices 功能描述:
SC1201UCL-266 D3 制造商:Advanced Micro Devices 功能描述: