参数资料
型号: SC1201UCL-266
厂商: ADVANCED MICRO DEVICES INC
元件分类: 微控制器/微处理器
英文描述: 32-BIT, 266 MHz, MICROPROCESSOR, PBGA432
封装: 40 X 40 MM, 1.72 MM HEIGHT, 1.27 MM PITCH, MO-151, EBGA-432
文件页数: 309/465页
文件大小: 4068K
代理商: SC1201UCL-266
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页当前第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页第336页第337页第338页第339页第340页第341页第342页第343页第344页第345页第346页第347页第348页第349页第350页第351页第352页第353页第354页第355页第356页第357页第358页第359页第360页第361页第362页第363页第364页第365页第366页第367页第368页第369页第370页第371页第372页第373页第374页第375页第376页第377页第378页第379页第380页第381页第382页第383页第384页第385页第386页第387页第388页第389页第390页第391页第392页第393页第394页第395页第396页第397页第398页第399页第400页第401页第402页第403页第404页第405页第406页第407页第408页第409页第410页第411页第412页第413页第414页第415页第416页第417页第418页第419页第420页第421页第422页第423页第424页第425页第426页第427页第428页第429页第430页第431页第432页第433页第434页第435页第436页第437页第438页第439页第440页第441页第442页第443页第444页第445页第446页第447页第448页第449页第450页第451页第452页第453页第454页第455页第456页第457页第458页第459页第460页第461页第462页第463页第464页第465页
AMD Geode SC1200/SC1201 Processor Data Book
377
Video Processor Module - Video Processor Registers - Function 4
Revision 7.1
15:10
Reserved.
9:0
DISPWIDTH (Display Width). Defines the width of the displayed video in 13.5 MHz clock periods.
If “Frame_Width” is the displayed frame width in pixels, the number programmed is Frame_Width
1.
For standard NTSC and PAL applications, the number programmed is 719 (2CFh).
Offset C18h-C1Bh
Closed Captioning Data Register
Reset Value: 00000000h
This register describes two closed captioning characters that are encoded onto the line programmed by CC_LINE (F4BAR0+Memory
Offset C28h[4:0]) of the odd video field. These characters are encoded onto the video output only once. The characters written must
have an odd parity MSB bit. If characters 1 and 2 are not updated before the next VSYNC at the start of a top field, NULL (0) characters
are encoded onto the line. Normally, closed captioning data is place on line 21 (CC_LINE = 11h) for NTSC operation.
31:16
Reserved.
15:8
CHAR2 (Second Closed Caption Character).
7:0
CHAR1 (First Closed Caption Character).
Offset C1Ch-C1Fh
Extended Data Services Data Register
Reset Value: 00000000h
This register describes two extended data services characters that are encoded onto the line programmed by CC_LINE (F4BAR0+Mem-
ory Offset C28h[4:0]) of the even video field. These characters are encoded onto the video output only once. The characters written
must have an odd parity MSB bit. If characters 1 and 2 are not updated before the next VSYNC at the start of a bottom field, NULL (0)
characters are encoded onto the line. Normally, extended data services data is place on line 21 (CC_LINE = 11h) for NTSC operation.
31:16
Reserved.
15:8
CHAR2 (Second Extended Data Services Character).
7:0
CHAR1 (First Extended Data Services Character).
Offset C20h-C23h
CGMS Data Register
Reset Value: 00000000h
31:20
Reserved.
19:0
CGMS_DATA (CGMS Data). This bit field contains the NTSC (JAPAN) CGMS data. This data in this field is modulated onto
the video signal on the field line specified in the CGMS_LINE bits of Closed Captioning Control register (F4BAR0+Memory
Offset C28h[12:8]). The data is modulated on to the specified line in the top and/or bottom field according to the setting of
bits [14:13] in the Closed Captioning Control register. The bits are modulated onto the video waveform in the order 19-0.
Offset C24h-C27h
WSS Data Register
Reset Value: 00000000h
31:14
Reserved.
13:0
WSS_DATA (Wide Screen Signalling Data). This register contains PAL “Wide Screen Signalling” data. The data in this
field is modulated onto line 23 of PAL frames if bit 15 (WSE) of the Closed Captioning Control register is set to 1
(F4BAR0+Memory Offset C28h[15] = 1). The bits are modulated onto the video waveform in the order 0-13.
Offset C28h-C2Bh
Closed Captioning Control Register
Reset Value: 00000000h
31:16
Reserved.
15
WSE (Wide Screen Signalling Enable). If this bit is asserted, and the encoder is in PAL mode, the contents of the WSS
Data register (F4BAR0+Memory Offset C24h[13:0]) are encoded onto line 23 of the bottom video field.
14
CTE (CGMS Odd Field Enable). If this bit is asserted, the contents of the CGMS Data register (F4BAR0+Memory Offset
C20h[19:0]) are encoded in the odd field onto the line set in GCMS_LINE (bits [12:8]).
13
CBE (CGMS Even Field Enable). If this bit is asserted, the contents of the CGMS Data register are encoded in the even
field onto the line set in GCMS_LINE (bits [12:8]).
12:8
CGMS_LINE (CGMS Line). This bit field selects the line on which CGMS Data should be encoded. programmed with “line
number minus 4”. Normally set to 16 NTSC operation.
7
Reserved. Must be set to 0.
6
CCE (Closed Captioning Enable). If this bit is asserted, the contents of the Closed Captioning Data register
(F4BAR0+Memory Offset C18h[15:0]) are encoded in the odd field onto the line set in CC_LINE (bits [4:0]).
5
EDSE (Extended Data Services Enable). If this bit is asserted, the contents of the Extended Data Services Data register
(F4BAR0+Memory Offset C1Ch[15:0]) are encoded in the even field onto the line set in CC_LINE (bits [4:0]).
4:0
CC_LINE (Closed Captioning Line). This bit field selects the line on which Closed Captioning and/or Extended Data Ser-
vices Data should be to encoded, programmed with the “line number minus 4”. Normally set to 17 for NTSC operation.
Table 7-9. F4BAR0+Memory Offset: Video Processor Configuration Registers (Continued)
Bit
Description
相关PDF资料
PDF描述
SC1201UCL-266F 32-BIT, 266 MHz, MICROPROCESSOR, PBGA432
SC12484CV-80 PALETTE-DAC DSPL CTLR, PQCC44
SC11483CV-110 PALETTE-DAC DSPL CTLR, PQCC44
SC11483CV-80 PALETTE-DAC DSPL CTLR, PQCC44
SC12482CV-80 PALETTE-DAC DSPL CTLR, PQCC44
相关代理商/技术参数
参数描述
SC1201UCL-266 D3 制造商:Advanced Micro Devices 功能描述:
SC1201UFH-266 制造商:Rochester Electronics LLC 功能描述:- Bulk 制造商:Advanced Micro Devices 功能描述: 制造商:AMD 功能描述:
SC1201UFH-266B 制造商:Rochester Electronics LLC 功能描述:- Bulk
SC1201UFH-266F 制造商:Rochester Electronics LLC 功能描述:- Bulk
SC1201UFH-266FR 制造商:Rochester Electronics LLC 功能描述:- Bulk