参数资料
型号: ST20Cx
厂商: 意法半导体
英文描述: Instruction Set Reference Manual
中文描述: 指令集参考手册
文件页数: 13/212页
文件大小: 647K
代理商: ST20CX
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页当前第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页
11/212
1.7.6
On-chip peripherals
On-chip peripherals may have memory-mapped registers in the address range
PeripheralStart to PeripheralEnd. Access to these registers is represented in the
following way:
PeripheralByte[
address] references an 8-bit peripheral register
PeripheralSixteen[
address] references a 16-bit peripheral register
PeripheralWord[
address] references a 32-bit peripheral register
For all of these, the state of the peripheral referenced is that
before the instruction if
the function is used without a prime (e.g. PeripheralWord[]), and that
after the
instruction if the function is used with a prime (e.g. PeripheralWord
′[]).
For example, writing a value given by an expression,
expr, to the register at address
addr is represented by:
PeripheralWord
′[addr] ← expr
and reading a word from a peripheral is achieved by:
Areg
′← PeripheralWord[addr]
1.8
Block move registers
A group of registers is used in the implementation of block moves. These are referred
to as the ‘block move registers’ and include
Move2dBlockLength, Move2dDestStride,
and
Move2dSourceStride.
1.9
Constants
A number of data structures have been defined in this book. Each compr ises a
number of data slots that are referenced by name in the text and the following
instructions descriptions.
These data structures is listed in Table 1.2 to Table 1.4.
word offset
slot name
purpose
0
pw.Temp
slot used by some instructions for storing temporary values
-1
pw.Iptr
the instruction pointer of a descheduled process
-2
pw.Link
the address of the workspace of the next process in scheduling list
-3
pw.Pointer
saved pointer to communication data area
-3
pw.State
saved alternative state
-4
pw.TLink
address of the workspace of the next process on the timer list
-5
pw.Time
time that a process on a timer list is waiting for
Table 1.1 Process workspace data structure
相关PDF资料
PDF描述
ST223C04CCP0L 745 A, 400 V, SCR, TO-200AB
ST223C04CCP0 745 A, 400 V, SCR, TO-200AB
ST223C04CCP1L 745 A, 400 V, SCR, TO-200AB
ST223C04CCP1 745 A, 400 V, SCR, TO-200AB
ST223C04CCP2L 745 A, 400 V, SCR, TO-200AB
相关代理商/技术参数
参数描述
ST20GP1 制造商:未知厂家 制造商全称:未知厂家 功能描述:GPS PROCESSOR
ST20-GP1 制造商:STMICROELECTRONICS 制造商全称:STMicroelectronics 功能描述:GPS PROCESSOR
ST20GP1X33S 制造商:STMICROELECTRONICS 制造商全称:STMicroelectronics 功能描述:GPS PROCESSOR
ST20GP6 制造商:未知厂家 制造商全称:未知厂家 功能描述:GPS PROCESSOR
ST20-GP6 制造商:STMICROELECTRONICS 制造商全称:STMicroelectronics 功能描述:GPS PROCESSOR