参数资料
型号: ST72F324BK2TCRS
厂商: STMICROELECTRONICS
元件分类: 微控制器/微处理器
英文描述: 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PQFP32
封装: 7 X 7 MM, ROHS COMPLIANT, LQFP-32
文件页数: 76/198页
文件大小: 2025K
代理商: ST72F324BK2TCRS
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页当前第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页
ST72324B-Auto
Electrical characteristics
Doc ID13466 Rev 4
167/198
Figure 76.
RESET pin protection when LVD is enabled(1)(2)(3)(4)(5)(6)
1.
The reset network protects the device against parasitic resets.
2.
The output of the external reset circuit must have an open-drain output to drive the ST7 reset pad.
Otherwise the device can be damaged when the ST7 generates an internal reset (LVD or watchdog).
3.
Whatever the reset source is (internal or external), the user must ensure that the level on the RESET pin
can go below the VIL max. level specified in Section 12.10.1. Otherwise the reset will not be taken into
account internally.
4.
Because the reset circuit is designed to allow the internal RESET to be output in the RESET pin, the user
must ensure that the current sunk on the RESET pin (by an external pull-up for example) is less than the
absolute maximum value specified for IINJ(RESET) in Section 12.2.2 on page 147.
5.
When the LVD is enabled, it is mandatory not to connect a pull-up resistor. A 10nF pull-down capacitor is
recommended to filter noise on the reset line.
6.
In case a capacitive power supply is used, it is recommended to connect a 1M ohm pull-down resistor to
the RESET pin to discharge any residual voltage induced by this capacitive power supply (this will add 5A
to the power consumption of the MCU).
7.
Tips when using the LVD:
A. Check that all recommendations related to reset circuit have been applied (see notes above)
B. Check that the power supply is properly decoupled (100nF + 10F close to the MCU). Refer to AN1709.
If this cannot be done, it is recommended to put a 100nF + 1M ohm pull-down on the RESET pin.
C. The capacitors connected on the RESET pin and also the power supply are key to avoiding any start-up
marginality. In most cases, steps 1 and 2 above are sufficient for a robust solution. Otherwise: Replace
10nF pull-down on the RESET pin with a 5F to 20F capacitor.
Figure 77.
RESET pin protection when LVD is disabled(1)(2)(3)(4)
1.
The reset network protects the device against parasitic resets.
2.
The output of the external reset circuit must have an open-drain output to drive the ST7 reset pad.
Otherwise the device can be damaged when the ST7 generates an internal reset (LVD or watchdog).
3.
Whatever the reset source is (internal or external), the user must ensure that the level on the RESET pin
can go below the VIL max. level specified in Section 12.10.1 Otherwise the reset will not be taken into
account internally.
4.
Because the reset circuit is designed to allow the internal RESET to be output in the RESET pin, the user
must ensure that the current sunk on the RESET pin (by an external pull-up for example) is less than the
absolute maximum value specified for IINJ(RESET) in Section 12.2.2.
0.01F
ST72XXX
Pulse
Filter
RON
VDD
Watchdog
LVD reset
Internal
reset
External
Recommended
1M
Optional
(note 6)
generator
0.01F
external
reset
circuit
User
Required
ST72XXX
Pulse
generator
Filter
RON
VDD
Watchdog
Internal
reset
VDD
4.7k
相关PDF资料
PDF描述
ST72F324BK4TCRS 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PQFP32
ST72324BK4TA/XXXXE 8-BIT, MROM, 8 MHz, MICROCONTROLLER, PQFP32
ST72324BK6TD/XXXRE 8-BIT, MROM, 8 MHz, MICROCONTROLLER, PQFP32
ST72F324BK4TAXE 8-BIT, FLASH, 8 MHz, MICROCONTROLLER, PQFP32
ST72P324BK2TA/XXXRS 8-BIT, MROM, 8 MHz, MICROCONTROLLER, PQFP32
相关代理商/技术参数
参数描述
ST72F324BK4B6 功能描述:8位微控制器 -MCU 8 BITS MCU RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT
ST72F324BK4M6 功能描述:8位微控制器 -MCU 8 BITS MICROCONTR RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT
ST72F324BK4T3 功能描述:8位微控制器 -MCU ST72324B 5V RANGE 8B MCU RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT
ST72F324BK4T3TR 功能描述:8位微控制器 -MCU 5V RANGE 8B MCU RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT
ST72F324BK4T6 功能描述:8位微控制器 -MCU ST72324B 5V RANGE 8B MCU RoHS:否 制造商:Silicon Labs 核心:8051 处理器系列:C8051F39x 数据总线宽度:8 bit 最大时钟频率:50 MHz 程序存储器大小:16 KB 数据 RAM 大小:1 KB 片上 ADC:Yes 工作电源电压:1.8 V to 3.6 V 工作温度范围:- 40 C to + 105 C 封装 / 箱体:QFN-20 安装风格:SMD/SMT