参数资料
型号: TSC80C51CXXX-L16IHR
厂商: ATMEL CORP
元件分类: 微控制器/微处理器
英文描述: 8-BIT, MROM, 16 MHz, MICROCONTROLLER, CQCC44
封装: LCC-44
文件页数: 104/336页
文件大小: 8801K
代理商: TSC80C51CXXX-L16IHR
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页当前第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页第336页
192
ATmega16M1/32M1/64M1 [DATASHEET]
8209E–AVR–11/2012
20.3.4
Schedule table
The master task (in the master node) transmits frame headers based on a schedule table. The schedule table
specifies the identifiers for each header and the interval between the start of a frame and the start of the following
frame. The master application may use different schedule tables and select among them.
20.3.5
Compatibility with LIN 1.3
LIN 2.1 is a super-set of LIN 1.3.
A LIN 2.1 master node can handle clusters consisting of both LIN 1.3 slaves and/or LIN 2.1 slaves. The master will
then avoid requesting the new LIN 2.1 features from a LIN 1.3 slave:
Enhanced checksum
Re-configuration and diagnostics
Automatic baud rate detection
“Response error” status monitoring
LIN 2.1 slave nodes can not operate with a LIN 1.3 master node (for example the LIN1.3 master does not support
the enhanced checksum).
The LIN 2.1 physical layer is backwards compatible with the LIN1.3 physical layer. But not the other way around.
The LIN 2.1 physical layer sets greater requirements, that is, a master node using the LIN 2.1 physical layer can
operate in a LIN 1.3 cluster.
20.4
LIN / UART controller
The LIN/UART controller is divided in three main functions:
Tx LIN Header function
Rx LIN Header function
LIN Response function
These functions mainly use two services:
Rx service
Tx service
Because these two services are basically UART services, the controller is also able to switch into an UART
function.
20.4.1
LIN overview
The LIN/UART controller is designed to match as closely as possible to the LIN software application structure. The
LIN software application is developed as independent tasks, several slave tasks and one master task (c.f. Section
20.3.4 on page 192). The Atmel ATmega16M1/32M1/64M1 conforms to this perspective. The only link between the
master task and the slave task will be at the cross-over point where the interrupt routine is called once a new iden-
tifier is available. Thus, in a master node, housing both master and slave task, the Tx LIN Header function will alert
the slave task of an identifier presence. In the same way, in a slave node, the Rx LIN Header function will alert the
slave task of an identifier presence.
When the slave task is warned of an identifier presence, it has first to analyze it to know what to do with the
response. Hardware flags identify the presence of one of the specific identifiers from 60 (0x3C) up to 63 (0x3F).
For LIN communication, only four interrupts need to be managed:
LIDOK: New LIN identifier available
LRXOK: LIN response received
LTXOK: LIN response transmitted
相关PDF资料
PDF描述
TSC80C51TXXX-12IBD 8-BIT, MROM, 12 MHz, MICROCONTROLLER, PQCC44
TSC80C51TXXX-L16CHD 8-BIT, MROM, 16 MHz, MICROCONTROLLER, CQCC44
TSC80C51XXX-12IHR 8-BIT, MROM, 12 MHz, MICROCONTROLLER, CQCC44
TSC80C31-25IDD 8-BIT, 25 MHz, MICROCONTROLLER, PQFP44
TSC80C31-36CDR 8-BIT, 36 MHz, MICROCONTROLLER, PQFP44
相关代理商/技术参数
参数描述
TSC87251 制造商: 功能描述: 制造商:undefined 功能描述:
TSC87251G2D-16CB 功能描述:IC MCU 8BIT 32K OTP 16MHZ 44PLCC RoHS:否 类别:集成电路 (IC) >> 嵌入式 - 微控制器, 系列:8x251 标准包装:9 系列:87C 核心处理器:8051 芯体尺寸:8-位 速度:40/20MHz 连通性:UART/USART 外围设备:POR,WDT 输入/输出数:32 程序存储器容量:32KB(32K x 8) 程序存储器类型:OTP EEPROM 大小:- RAM 容量:256 x 8 电压 - 电源 (Vcc/Vdd):4.5 V ~ 5.5 V 数据转换器:- 振荡器型:内部 工作温度:0°C ~ 70°C 封装/外壳:40-DIP(0.600",15.24mm) 包装:管件
TSC87251G2D-16CBR 功能描述:IC MCU 8BIT 32K OTP 16MHZ 44PLCC RoHS:否 类别:集成电路 (IC) >> 嵌入式 - 微控制器, 系列:8x251 标准包装:1,500 系列:AVR® ATtiny 核心处理器:AVR 芯体尺寸:8-位 速度:16MHz 连通性:I²C,LIN,SPI,UART/USART,USI 外围设备:欠压检测/复位,POR,PWM,温度传感器,WDT 输入/输出数:16 程序存储器容量:8KB(4K x 16) 程序存储器类型:闪存 EEPROM 大小:512 x 8 RAM 容量:512 x 8 电压 - 电源 (Vcc/Vdd):2.7 V ~ 5.5 V 数据转换器:A/D 11x10b 振荡器型:内部 工作温度:-40°C ~ 125°C 封装/外壳:20-SOIC(0.295",7.50mm 宽) 包装:带卷 (TR)
TSC87251G2D-24CB 功能描述:IC C251 MCU OTPROM 32K 44PLCC RoHS:否 类别:集成电路 (IC) >> 嵌入式 - 微控制器, 系列:8x251 标准包装:1,500 系列:AVR® ATtiny 核心处理器:AVR 芯体尺寸:8-位 速度:16MHz 连通性:I²C,LIN,SPI,UART/USART,USI 外围设备:欠压检测/复位,POR,PWM,温度传感器,WDT 输入/输出数:16 程序存储器容量:8KB(4K x 16) 程序存储器类型:闪存 EEPROM 大小:512 x 8 RAM 容量:512 x 8 电压 - 电源 (Vcc/Vdd):2.7 V ~ 5.5 V 数据转换器:A/D 11x10b 振荡器型:内部 工作温度:-40°C ~ 125°C 封装/外壳:20-SOIC(0.295",7.50mm 宽) 包装:带卷 (TR)
TSC87251G2D-24CE 功能描述:IC C251 MCU OTPROM 32K 44VQFP RoHS:否 类别:集成电路 (IC) >> 嵌入式 - 微控制器, 系列:8x251 标准包装:1,500 系列:AVR® ATtiny 核心处理器:AVR 芯体尺寸:8-位 速度:16MHz 连通性:I²C,LIN,SPI,UART/USART,USI 外围设备:欠压检测/复位,POR,PWM,温度传感器,WDT 输入/输出数:16 程序存储器容量:8KB(4K x 16) 程序存储器类型:闪存 EEPROM 大小:512 x 8 RAM 容量:512 x 8 电压 - 电源 (Vcc/Vdd):2.7 V ~ 5.5 V 数据转换器:A/D 11x10b 振荡器型:内部 工作温度:-40°C ~ 125°C 封装/外壳:20-SOIC(0.295",7.50mm 宽) 包装:带卷 (TR)