参数资料
型号: UPD70F3201YGC-YEU-A
厂商: Renesas Electronics America
文件页数: 135/235页
文件大小: 0K
描述: MCU 32BIT I2C 100TQFP
标准包装: 200
系列: V850ES/Sx2
核心处理器: V850ES
芯体尺寸: 32-位
速度: 20MHz
连通性: CSI,EBI/EMI,I²C,UART/USART
外围设备: DMA,PWM,WDT
输入/输出数: 68
程序存储器容量: 256KB(256K x 8)
程序存储器类型: 闪存
RAM 容量: 16K x 8
电压 - 电源 (Vcc/Vdd): 2.2 V ~ 2.7 V
数据转换器: A/D 12x10b; D/A 2x8b
振荡器型: 外部
工作温度: -40°C ~ 85°C
封装/外壳: 100-TQFP
包装: 托盘
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页当前第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页
CHAPTER 1 INTRODUCTION
User’s Manual U15905EJ2V1UD
26
1.6.2
Internal units
(1) CPU
The CPU can execute almost all instruction processing, such as address calculation, arithmetic logic
operations, and data transfer, with 1 clock, using a 5-stage pipeline.
The CPU has dedicated hardware units such as a multiplier (16 bits
× 16 bits → 32 bits) and a barrel shifter (32
bits) to speed up complicated instruction processing.
(2) Bus control unit (BCU)
The BCU starts the required external bus cycles in accordance with the physical address obtained by the CPU.
If the CPU does not request the start of a bus cycle when an instruction is fetched from the external memory
area, the BCU generates a prefetch address and prefetches an instruction code. The prefetched instruction
code is loaded to the internal instruction queue.
(3) ROM
This is a 256 KB or 128 KB mask ROM or flash memory mapped to addresses 0000000H to 003FFFFH or
0000000H to 001FFFFH. The CPU can access the ROM with 1 clock when an instruction is fetched.
(4) RAM
This is a 16 KB or 8 KB RAM mapped to addresses 3FFB000H to 3FFEFFFH or 3FFD000H to 3FFEFFFH. It
can be accessed by the CPU with 1 clock when data is accessed.
(5) Interrupt controller (INTC)
The INTC processes hardware interrupt requests (NMI, INTP0 to INTP6) from the internal peripheral hardware
and external sources. Eight levels of priority can be specified for these interrupt requests. Multiple interrupts
can also be processed.
(6) Clock generator (CG)
Two oscillators, one for the main clock (fX) and the other for the subclock (fXT), are provided. Seven types of
clocks (fX, fX/2, fX/4, fX/8, fX/16, fX/32, and fXT) can be generated, of which one is supplied to the CPU as the
operation clock (fCPU). The subclock can be selected only as the operation clock for the real-time counter.
(7) Timer/counter
A two-channel 16-bit timer/event counter and four-channel 8-bit timer/event counter are available, enabling
pulse interval and frequency measurement and programmable pulse output.
Two 8-bit timer/event counter channels can be connected in cascade and used as a 16-bit timer.
(8) Real-time counter (for watch)
This counter counts the reference time (1 second) for the watch count from the subclock (32.768 kHz) or main
clock. It can also be used as an interval timer that operates with the main clock. Dedicated hardware counters
for counting weeks, days, hours, minutes, and seconds, are provided, and up to 4095 weeks can be counted.
(9) Watchdog timer
A watchdog timer that detects program hang-up and system errors is provided.
This watchdog timer can also be used as an interval timer.
When used as a watchdog timer, a non-maskable interrupt request (INTWDT) is generated if the watchdog
timer overflows. When used as an interval timer, a maskable interrupt request is generated when the timer
overflows.
相关PDF资料
PDF描述
UPD70F3452GC-UBT-A MCU 32BIT 256KB FLASH 80LQFP
UPD70F3714GC-8BS-A MCU 32BIT V850ES/LX2 64-LQFP
UPD70F3757GJ-GAE-AX MCU 32BIT V850ES/HX3 144-LQFP
UPD720101GJ-UEN-A HOST CTLR USB 2.0 144-LQFP
UPD720102F1-CA7-A IC HOST CTLR USB2.0 3-PORT BGA
相关代理商/技术参数
参数描述
UPD70F3204 制造商:NEC 制造商全称:NEC 功能描述:32-BIT SINGLE-CHIP MICROCONTROLLERS
UPD70F3204F1-EA6 制造商:NEC 制造商全称:NEC 功能描述:32-BIT SINGLE-CHIP MICROCONTROLLERS
UPD70F3204F1-EA6-A 制造商:Renesas Electronics Corporation 功能描述:
UPD70F3204Y 制造商:NEC 制造商全称:NEC 功能描述:32-BIT SINGLE-CHIP MICROCONTROLLERS
UPD70F3204YF1-EA6 制造商:NEC 制造商全称:NEC 功能描述:32-BIT SINGLE-CHIP MICROCONTROLLERS