参数资料
型号: WBLXT9785EHC.C2V
厂商: CORTINA SYSTEMS INC
元件分类: 网络接口
英文描述: DATACOM, INTERFACE CIRCUIT, PQFP208
封装: ROHS COMPLIANT, PLASTIC, HQFP -208
文件页数: 52/222页
文件大小: 3158K
代理商: WBLXT9785EHC.C2V
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页当前第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页
Page 145
Cortina Systems LXT9785 and LXT9785E Advanced 8-Port 10/100 Mbps PHY Transceivers
LXT9785/LXT9785E
Datasheet
249241, Revision 11.0
16 April 2007
4.9 100 Mbps Operation
The scrambler/descrambler can be bypassed by setting Register bit 16.12 = 1. The
scrambler is automatically bypassed when the fiber port is enabled. Scrambler bypass is
provided for diagnostic and test support.
4.9.3.6.2
Baseline Wander Correction
The LXT9785/LXT9785E provides a baseline wander correction function which makes the
device robust under all network operating conditions. The MLT3 coding scheme used in
100BASE-TX is, by definition, “unbalanced”. This means that the DC average value of the
signal voltage can “wander” significantly over short time intervals (tenths of seconds). This
wander may cause receiver errors, particularly in less robust designs, at long line lengths
(100 meters). The exact characteristics of the wander are completely data dependent.
The LXT9785/LXT9785E baseline wander correction characteristics allow the device to
recover error-free data while receiving worst-case “killer” packets over all cable lengths.
4.9.3.6.3
Polarity Correction
The LXT9785/LXT9785E automatically detects and corrects for the condition where the
receive signal (TPFIP/N) is inverted. Reversed polarity is detected if eight inverted link
pulses or four inverted End-of-Frame (EOF) markers are received consecutively. If link
pulses or data are not received by the maximum receive time-out period, the polarity state
is reset to a non-inverted state. Before the polarity switch occurs, every frame is inverted
and causes RxER to assert. The specific number of RxER events observed depends on
how many link pulses occur between packets.
4.9.3.7
Fiber PMD Sublayer
The LXT9785/LXT9785E provides an LVPECL interface for connection to an external 3.3
V or 5 V fiber transceiver. (The external transceiver provides the PMD function for the
optical medium.) The LXT9785/LXT9785E uses a 125 Mbaud NRZI format for the fiber
interface, and does not support 10BASE-FL applications.
Note:
The BGA15 package does not support fiber interface.
4.9.3.7.1
Far End Fault Indications
The LXT9785/LXT9785E Signal Detect pins independently detect signal faults from the
local fiber transceivers via the SD pins. The device also uses Register bit 1.4 to report
Remote Fault indications received from its link partner. The device “ORs” both fault
conditions to set bit 1.4. Register bit 1.4 is set once and clears when read.
The far-end fault detection process in fiber operation requires idles to establish link. Link
will not establish if a far-end fault pattern is the initial signal detected.
Either fault condition causes the LXT9785/LXT9785E to drop the link unless Forced Link
Pass is selected (16.14 = 1). Link down condition is then reported via interrupts and status
bits.
In response to locally detected signal faults (SD activated by the local fiber transceiver),
the affected port can transmit the far end fault code if fault code transmission is enabled
by Register bit 16.2.
When Register bit 16.2 = 1, transmission of the far end fault code is enabled. The
LXT9785/LXT9785E transmits far end fault code if fault conditions are detected by the
Signal Detect pins.
相关PDF资料
PDF描述
WBLXT9785EHC.D0-865110 DATACOM, INTERFACE CIRCUIT, PQFP208
WBLXT9785EHC.D0-865111 DATACOM, INTERFACE CIRCUIT, PQFP208
WBLXT9785EHC.D0 DATACOM, INTERFACE CIRCUIT, PQFP208
WBLXT9785HC.C2V DATACOM, INTERFACE CIRCUIT, PQFP208
WBLXT9785HC.D0-865112 DATACOM, INTERFACE CIRCUIT, PQFP208
相关代理商/技术参数
参数描述
WBLXT9785HC.D0 功能描述:IC TXRX 8PORT ETHERNET 208-HQFP RoHS:是 类别:集成电路 (IC) >> 接口 - 驱动器,接收器,收发器 系列:- 标准包装:1,000 系列:- 类型:收发器 驱动器/接收器数:2/2 规程:RS232 电源电压:3 V ~ 5.5 V 安装类型:表面贴装 封装/外壳:16-SOIC(0.295",7.50mm 宽) 供应商设备封装:16-SOIC 包装:带卷 (TR)
WBLXT9785HC.D0-865112 功能描述:TXRX ETH OCT LP COMM 208-HQFP RoHS:是 类别:集成电路 (IC) >> 接口 - 驱动器,接收器,收发器 系列:- 产品培训模块:Lead (SnPb) Finish for COTS Obsolescence Mitigation Program 标准包装:50 系列:- 类型:收发器 驱动器/接收器数:1/1 规程:RS422,RS485 电源电压:4.75 V ~ 5.25 V 安装类型:通孔 封装/外壳:8-DIP(0.300",7.62mm) 供应商设备封装:8-PDIP 包装:管件 产品目录页面:1402 (CN2011-ZH PDF)
WBLXT9785HC.D0-865113 制造商:Cortina Systems Inc 功能描述:PHY 8-CH 10Mbps/100Mbps 208-Pin PQFP
WBLXT9785HE.D0-865114 制造商:Cortina Systems Inc 功能描述:PHY 8-CH 10Mbps/100Mbps 208-Pin PQFP
WBM-DATA 制造商:Thomas & Betts 功能描述: