参数资料
型号: XCV200E-7FG456I
厂商: Xilinx Inc
文件页数: 204/233页
文件大小: 0K
描述: IC FPGA 1.8V I-TEMP 456-FBGA
产品变化通告: FPGA Family Discontinuation 18/Apr/2011
标准包装: 60
系列: Virtex®-E
LAB/CLB数: 1176
逻辑元件/单元数: 5292
RAM 位总计: 114688
输入/输出数: 284
门数: 306393
电源电压: 1.71 V ~ 1.89 V
安装类型: 表面贴装
工作温度: -40°C ~ 100°C
封装/外壳: 456-BBGA
供应商设备封装: 456-FBGA
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页当前第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页
Virtex-E 1.8 V Field Programmable Gate Arrays
R
Module 3 of 4
DS022-3 (v3.0) March 21, 2014
12
Production Product Specification
— OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
Clock Distribution Switching Characteristics
I/O Standard Global Clock Input Adjustments
Speed Grade
Units
Description
Symbol
Min
-8
-7
-6
GCLK IOB and Buffer
Global Clock PAD to output.
TGPIO
0.38
0.7
ns, max
Global Clock Buffer I input to O output
TGIO
0.11
0.20
0.45
0.50
ns, max
Description
Symbol(1)
Standard
Speed Grade
Units
Min
-8
-7
-6
Data Input Delay Adjustments
Standard-specific global clock
input delay adjustments
TGPLVTTL
LVTTL
0.0
ns, max
TGPLVCMOS2
LVCMOS2
–0.02
0.0
ns, max
TGPLVCMOS18
LVCMOS18
0.12
0.20
ns, max
TGLVDS
LVDS
0.23
0.38
ns, max
TGLVPECL
LVPECL
0.23
0.38
ns, max
TGPPCI33_3
PCI, 33 MHz, 3.3 V
–0.05
0.08
ns, max
TGPPCI66_3
PCI, 66 MHz, 3.3 V
–0.05
–0.11
ns, max
TGPGTL
GTL
0.20
0.37
ns, max
TGPGTLP
GTL+
0.20
0.37
ns, max
TGPHSTL
HSTL
0.18
0.27
ns, max
TGPSSTL2
SSTL2
0.21
0.27
ns, max
TGPSSTL3
SSTL3
0.18
0.27
ns, max
TGPCTT
CTT
0.22
0.33
ns, max
TGPAGP
AGP
0.21
0.27
ns, max
Notes:
1.
Input timing for GPLVTTL is measured at 1.4 V. For other I/O standards, see Table 4.
相关PDF资料
PDF描述
SST39SF040-55-4C-WHE IC FLASH MPF 4MBIT 55NS 32TSOP
SST39SF040-70-4I-WHE IC FLASH MPF 4MBIT 70NS 32TSOP
SST26VF016-80-5I-QAE-T IC FLSH SER 16MB 80MHZ SQI 8WSON
25AA512T-I/SN IC EEPROM 512KBIT 20MHZ 8SOIC
SST39SF020A-55-4I-WHE-T IC FLASH MPF 2MB 55NS 32TSOP
相关代理商/技术参数
参数描述
XCV200E-7HQ240C 制造商:XILINX 制造商全称:XILINX 功能描述:Virtex-E 1.8 V Field Programmable Gate Arrays
XCV200E-7HQ240I 制造商:XILINX 制造商全称:XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
XCV200E-7PQ240C 功能描述:IC FPGA 1.8V C-TEMP 240-PQFP RoHS:否 类别:集成电路 (IC) >> 嵌入式 - FPGA(现场可编程门阵列) 系列:Virtex®-E 产品变化通告:Step Intro and Pkg Change 11/March/2008 标准包装:1 系列:Virtex®-5 SXT LAB/CLB数:4080 逻辑元件/单元数:52224 RAM 位总计:4866048 输入/输出数:480 门数:- 电源电压:0.95 V ~ 1.05 V 安装类型:表面贴装 工作温度:-40°C ~ 100°C 封装/外壳:1136-BBGA,FCBGA 供应商设备封装:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XCV200E-7PQ240I 功能描述:IC FPGA 1.8V I-TEMP 240-PQFP RoHS:否 类别:集成电路 (IC) >> 嵌入式 - FPGA(现场可编程门阵列) 系列:Virtex®-E 产品变化通告:Step Intro and Pkg Change 11/March/2008 标准包装:1 系列:Virtex®-5 SXT LAB/CLB数:4080 逻辑元件/单元数:52224 RAM 位总计:4866048 输入/输出数:480 门数:- 电源电压:0.95 V ~ 1.05 V 安装类型:表面贴装 工作温度:-40°C ~ 100°C 封装/外壳:1136-BBGA,FCBGA 供应商设备封装:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XCV200E-8BG240C 制造商:XILINX 制造商全称:XILINX 功能描述:Virtex-E 1.8 V Field Programmable Gate Arrays