参数资料
型号: XCV50E-7CS144I
厂商: Xilinx Inc
文件页数: 174/233页
文件大小: 0K
描述: IC FPGA 1.8V I-TEMP 144-CSBGA
产品变化通告: FPGA Family Discontinuation 18/Apr/2011
标准包装: 198
系列: Virtex®-E
LAB/CLB数: 384
逻辑元件/单元数: 1728
RAM 位总计: 65536
输入/输出数: 94
门数: 71693
电源电压: 1.71 V ~ 1.89 V
安装类型: 表面贴装
工作温度: -40°C ~ 100°C
封装/外壳: 144-TFBGA,CSPBGA
供应商设备封装: 144-LCSBGA(12x12)
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页当前第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页
Virtex-E 1.8 V Field Programmable Gate Arrays
R
DS022-2 (v3.0) March 21, 2014
Module 2 of 4
Production Product Specification
39
— OBSOLETE — OBSOLETE — OBSOLETE — OBSOLETE —
Input termination techniques include the following.
None
Parallel (Shunt)
These termination techniques can be applied in any combi-
nation. A generic example of each combination of termina-
tion methods appears in Figure 43.
Simultaneous Switching Guidelines
Ground bounce can occur with high-speed digital ICs when
multiple outputs change states simultaneously, causing
undesired transient behavior on an output, or in the internal
logic. This problem is also referred to as the Simultaneous
Switching Output (SSO) problem.
Ground bounce is primarily due to current changes in the
combined inductance of ground pins, bond wires, and
ground metallization. The IC internal ground level deviates
from the external system ground level for a short duration (a
few nanoseconds) after multiple outputs change state
simultaneously.
Ground bounce affects stable Low outputs and all inputs
because they interpret the incoming signal by comparing it
to the internal ground. If the ground bounce amplitude
exceeds the actual instantaneous noise margin, then a
non-changing input can be interpreted as a short pulse with
a polarity opposite to the ground bounce.
Table 21 provides guidelines for the maximum number of
simultaneously
switching
outputs
allowed
per
output
power/ground pair to avoid the effects of ground bounce. See
Table 22 for the number of effective output power/ground pairs
for each Virtex-E device and package combination.
Figure 43: Overview of Standard Input and Output
Termination Methods
x133_07_111699
Unterminated
Double Parallel Terminated
Series-Parallel Terminated Output
Driving a Parallel Terminated Input
V
TT
V
TT
V
REF
Series Terminated Output Driving
a Parallel Terminated Input
V
TT
V
REF
Unterminated Output Driving
a Parallel Terminated Input
V
TT
V
REF
V
TT
V
TT
V
REF
Series Terminated Output
V
REF
Z=50
Table 21: Guidelines for Max Number of Simultaneously Switching Outputs per Power/Ground Pair
Standard
Package
BGA, CS, FGA
HQ
PQ, TQ
LVTTL Slow Slew Rate, 2 mA drive
68
49
36
LVTTL Slow Slew Rate, 4 mA drive
41
31
20
LVTTL Slow Slew Rate, 6 mA drive
29
22
15
LVTTL Slow Slew Rate, 8 mA drive
22
17
12
LVTTL Slow Slew Rate, 12 mA drive
17
12
9
LVTTL Slow Slew Rate, 16 mA drive
14
10
7
LVTTL Slow Slew Rate, 24 mA drive
9
7
5
LVTTL Fast Slew Rate, 2 mA drive
40
29
21
LVTTL Fast Slew Rate, 4 mA drive
24
18
12
LVTTL Fast Slew Rate, 6 mA drive
17
13
9
LVTTL Fast Slew Rate, 8 mA drive
13
10
7
LVTTL Fast Slew Rate, 12 mA drive
10
7
5
LVTTL Fast Slew Rate, 16 mA drive
8
6
4
LVTTL Fast Slew Rate, 24 mA drive
5
4
3
LVCMOS
10
7
5
PCI
8
6
4
GTL
4
GTL+
4
相关PDF资料
PDF描述
XC3S2000-4FGG676I SPARTAN-3A FPGA 2M STD 676-FBGA
XC3S2000-5FGG676C SPARTAN-3A FPGA 2M 676-FBGA
XC3S1400A-4FG676I IC SPARTAN-3A FPGA 1400K 676FBGA
XC3S1400A-4FGG676I IC SPARTAN-3A FPGA 1400K 676FBGA
25LC080BT-I/MS IC EEPROM 8KBIT 10MHZ 8MSOP
相关代理商/技术参数
参数描述
XCV50E-7FG240C 制造商:XILINX 制造商全称:XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
XCV50E-7FG240I 制造商:XILINX 制造商全称:XILINX 功能描述:Virtex⑩-E 1.8 V Field Programmable Gate Arrays
XCV50E-7FG256C 功能描述:IC FPGA 1.8V C-TEMP 256-FBGA RoHS:否 类别:集成电路 (IC) >> 嵌入式 - FPGA(现场可编程门阵列) 系列:Virtex®-E 标准包装:40 系列:Spartan® 6 LX LAB/CLB数:3411 逻辑元件/单元数:43661 RAM 位总计:2138112 输入/输出数:358 门数:- 电源电压:1.14 V ~ 1.26 V 安装类型:表面贴装 工作温度:-40°C ~ 100°C 封装/外壳:676-BGA 供应商设备封装:676-FBGA(27x27)
XCV50E-7FG256I 功能描述:IC FPGA 1.8V I-TEMP 256-FBGA RoHS:否 类别:集成电路 (IC) >> 嵌入式 - FPGA(现场可编程门阵列) 系列:Virtex®-E 产品变化通告:Step Intro and Pkg Change 11/March/2008 标准包装:1 系列:Virtex®-5 SXT LAB/CLB数:4080 逻辑元件/单元数:52224 RAM 位总计:4866048 输入/输出数:480 门数:- 电源电压:0.95 V ~ 1.05 V 安装类型:表面贴装 工作温度:-40°C ~ 100°C 封装/外壳:1136-BBGA,FCBGA 供应商设备封装:1136-FCBGA 配用:568-5088-ND - BOARD DEMO DAC1408D750122-1796-ND - EVALUATION PLATFORM VIRTEX-5
XCV50E-7HQ240C 制造商:XILINX 制造商全称:XILINX 功能描述:Virtex-E 1.8 V Field Programmable Gate Arrays