参数资料
型号: ADN2806ACPZ
厂商: Analog Devices Inc
文件页数: 14/20页
文件大小: 0K
描述: IC CLK/DATA REC 622MBPS 32-LFCSP
标准包装: 1
类型: 时钟和数据恢复(CDR),多路复用器
PLL:
主要目的: SONET/SDH
输入: CML
输出: LVDS
电路数: 1
比率 - 输入:输出: 1:2
差分 - 输入:输出: 是/是
频率 - 最大: 622MHz
电源电压: 3 V ~ 3.6 V
工作温度: -40°C ~ 85°C
安装类型: 表面贴装
封装/外壳: 32-VFQFN 裸露焊盘,CSP
供应商设备封装: 32-LFCSP-VQ(5x5)
包装: 托盘
ADN2806
Rev. C | Page 3 of 20
SPECIFICATIONS
TA = TMIN to TMAX, VCC = VMIN to VMAX, VEE = 0 V, CF = 0.47 μF, SLICEP = SLICEN = VEE, input data pattern: PRBS 223 1,
unless otherwise noted.
Table 1.
Parameter
Conditions
Min
Typ
Max
Unit
DATA INPUTS—DC CHARACTERISTICS
Input Voltage Range
@ PIN or NIN, dc-coupled
1.8
2.8
V
Peak-to-Peak Differential Input
PIN NIN
0.2
2.0
V
Input Common-Mode Level
DC-coupled
2.3
2.5
2.8
V
DATA INPUTS—AC CHARACTERISTICS
Data Rate
622
Mbps
S11
@ 622 MHz
15
dB
Output Clock Range
Locked to 622 Mbps input data
622
MHz
Input Resistance
Differential
100
Ω
Input Capacitance
0.65
pF
LOSS-OF-LOCK (LOL) DETECT
VCO Frequency Error for LOL Assert
With respect to nominal
1000
ppm
VCO Frequency Error for LOL Deassert
With respect to nominal
250
ppm
LOL Response Time
OC-12
200
μs
ACQUISITION TIME
Lock to Data Mode
OC-12
2.0
ms
Optional Lock to REFCLK Mode
20.0
ms
DATA RATE READBACK ACCURACY
Fine Readback
In addition to REFCLK accuracy
OC-12
100
ppm
POWER SUPPLY VOLTAGE
3.0
3.3
3.6
V
POWER SUPPLY CURRENT
Locked to 622.08 Mbps
109
mA
OPERATING TEMPERATURE RANGE
–40
+85
°C
JITTER SPECIFICATIONS
TA = TMIN to TMAX, VCC = VMIN to VMAX, VEE = 0 V, CF = 0.47 μF, SLICEP = SLICEN = VEE, input data pattern: PRBS 223 1,
unless otherwise noted.
Table 2.
Parameter
Conditions
Min
Typ
Max
Unit
PHASE-LOCKED LOOP CHARACTERISTICS
Jitter Transfer Bandwidth
OC-12
75
130
kHz
Jitter Peaking
OC-12
0
0.03
dB
Jitter Generation
OC-12, 12 kHz to 5 MHz
0.001
0.003
UI rms
0.011
0.026
UI p-p
Jitter Tolerance
OC-12, 223 1 PRBS
30 Hz1
100
UI p-p
300 Hz1
44
UI p-p
25 kHz
2.5
UI p-p
250 kHz1
1.0
UI p-p
1 Jitter tolerance of the ADN2806 at these jitter frequencies is better than what the test equipment is able to measure.
相关PDF资料
PDF描述
ADN2807ACPZ IC CLOCK/DATA RECOVERY 48LFCSP
ADN2811ACPZ-CML IC CLK/DATA REC W/AMP 48-LFCSP
ADN2812ACPZ-RL7 IC CLOCK/DATA RECOVERY 32LFCSP
ADN2813ACPZ-500RL7 IC CLK/DATA REC 1.25GBPS 32LFCSP
ADN2814ACPZ-500RL7 IC CLK/DATA REC 675MBPS 32-LFCSP
相关代理商/技术参数
参数描述
ADN2806ACPZ-500RL7 功能描述:IC CLK/DATA REC 622MBPS 32-LFCSP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:- 标准包装:28 系列:- 类型:时钟/频率发生器 PLL:是 主要目的:Intel CPU 服务器 输入:时钟 输出:LVCMOS 电路数:1 比率 - 输入:输出:3:22 差分 - 输入:输出:无/是 频率 - 最大:400MHz 电源电压:3.135 V ~ 3.465 V 工作温度:0°C ~ 85°C 安装类型:表面贴装 封装/外壳:64-TFSOP (0.240",6.10mm 宽) 供应商设备封装:64-TSSOP 包装:管件
ADN2806ACPZ-RL7 功能描述:IC CLK/DATA REC 622MBPS 32-LFCSP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:- 标准包装:28 系列:- 类型:时钟/频率发生器 PLL:是 主要目的:Intel CPU 服务器 输入:时钟 输出:LVCMOS 电路数:1 比率 - 输入:输出:3:22 差分 - 输入:输出:无/是 频率 - 最大:400MHz 电源电压:3.135 V ~ 3.465 V 工作温度:0°C ~ 85°C 安装类型:表面贴装 封装/外壳:64-TFSOP (0.240",6.10mm 宽) 供应商设备封装:64-TSSOP 包装:管件
ADN2807 制造商:AD 制造商全称:Analog Devices 功能描述:155/622 Mb/s Clock and Data Recovery IC with Integrated Limiting Amp
ADN2807ACP 制造商:Analog Devices 功能描述:CDR 155.52Mbps/166.63Mbps/622.08Mbps/666.51Mbps SONET/SDH 48-Pin LFCSP EP Tray
ADN2807ACP-RL 制造商:AD 制造商全称:Analog Devices 功能描述:155/622 Mb/s Clock and Data Recovery IC with Integrated Limiting Amp