参数资料
型号: AX125-1CS180
元件分类: FPGA
英文描述: FPGA, 1344 CLBS, 82000 GATES, 763 MHz, PBGA180
封装: 0.80 MM PITCH, CSP-180
文件页数: 157/230页
文件大小: 6485K
代理商: AX125-1CS180
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页当前第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页
Axcelerator Family FPGAs
2- 18
v2.8
User I/O Naming Conventions
Due to the complex and flexible nature of the Axcelerator family’s user I/Os, a naming scheme is used to show the
details of the I/O. The naming scheme explains to which bank an I/O belongs, as well as the pairing and pin polarity for
differential I/Os (Figure 2-7).
Figure 2-7 I/O Bank and Dedicated Pin Layout
Figure 2-8 General Naming Schemes
PRC
PRD
PRB
PRA
TDO
TDI
TCK
TMS
TRST
LP
Corner4
Corner3
Corner1
I/O
BANK
3
I/O
BANK
2
I/O BANK 0
I/O BANK 5
I/O BANK 1
I/O BANK 4
I/O
BANK
7
I/O
BANK
6
Corner2
AX125
GND
V
CCDA
GND
V
CCDA
V
PUMP
GND
V
CCDA
GND
V
CCDA
V
COMPLG
V
COMPLH
V
CCPLG
V
CCPLH
V
COMPLB
V
COMPLA
V
CCPLB
V
CCPLA
V
COMPLE
V
COMPLF
V
CCPLE
V
CCPLF
V
COMPLD
V
COMPLC
V
CCPLD
V
CCPLC
GND
V
CCDA
GND
V
CCDA
GND
V
CCDA
GND
V
CCDA
GND
V
CCA
GND
V
CCA
GND
V
CCA
GND
V
CCA
GND
V
CCA
GND
V
CCA
GND
V
CCI 2
GND
V
CCI
1
GND
V
CCI
5
GND
V
CCI
4
GND
V
CCDA
GND
V
CCDA
GND
V
CCDA
GND
V
CCA
GND
V
CCA
GND
V
CCI 6
GND
V
CCI 7
GND
V
CCI 3
V
CCI
0
IOxxXBxFx
Fx refers to an
unimplemented feature
and can be ignored.
Bank I/D 0 through 7,
clockwise from IOB NW
P - Positive Pin/ N- Negative Pin
Pair number in the
bank, starting at 00,
clockwise from IOB NW
IO12PB1F1 is the positive pin of the thirteenth pair of the
first I/O bank (IOB NE). IO12PB1 combined
with IO12NB1 form a differential pair.
For those I/Os that can be employed
either as a user I/O or as a special
function, the following nomenclature
is used:
IOxxXBxFx/special_function_name
IOxxPB1Fx/xCLKx this pin can be configured as a clock
input or as a user I/O.
Examples:
相关PDF资料
PDF描述
AX125-1FG256I FPGA, 1344 CLBS, 82000 GATES, 763 MHz, PBGA256
AX125-1FG256 FPGA, 1344 CLBS, 82000 GATES, 763 MHz, PBGA256
AX125-1FG324I FPGA, 1344 CLBS, 82000 GATES, 763 MHz, PBGA324
AX125-1FG324 FPGA, 1344 CLBS, 82000 GATES, 763 MHz, PBGA324
AX125-2CS180I FPGA, 1344 CLBS, 82000 GATES, 870 MHz, PBGA180
相关代理商/技术参数
参数描述
AX125-1CS896 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX125-1CS896B 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX125-1CS896I 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX125-1CS896M 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX125-1CS896PP 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:Axcelerator Family FPGAs