参数资料
型号: AX2000-2FGG896I
厂商: Microsemi SoC
文件页数: 101/262页
文件大小: 0K
描述: IC FPGA AXCELERATOR 2M 896-FBGA
标准包装: 27
系列: Axcelerator
逻辑元件/单元数: 21504
RAM 位总计: 294912
输入/输出数: 586
门数: 2000000
电源电压: 1.425 V ~ 1.575 V
安装类型: 表面贴装
工作温度: -40°C ~ 85°C
封装/外壳: 896-BGA
供应商设备封装: 896-FBGA(31x31)
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页当前第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页
Axcelerator Family FPGAs
Re vi s i on 18
2-5
Poutputs = PI/O * po * Fpo
Pmemory = P11 * Nblock * FRCLK + P12 * Nblock * FWCLK
PPLL = P13 * FCLK
Power Estimation Example
This example employs an AX1000 shift-register design with 1,080 R-cells, one C-cell, one reset input,
and one LVTTL 12 mA output, with high slew.
This design uses one HCLK at 100 MHz.
Cload = the output load (technology dependent)
VCCI = the output voltage (technology dependent)
po
= the number of outputs
Fpo
= the average output frequency
Nblock = the number of RAM/FIFO blocks (1 block = 4k)
FRCLK = the read-clock frequency of the memory
FWCLK = the write-clock frequency of the memory
FRefCLK = the clock frequency of the clock input of the PLL
FCLK
= the clock frequency of the first clock output of the PLL
ms =
1,080 (in a shift register - 100% of R-cells are toggling at each clock cycle)
Fs
=
100 MHz
s
=
1080
=> PHCLK = (P1 + P2 * s + P3 * sqrt[s]) * Fs = 79 mW
and Fs = 100 MHz
=> PR-cells = P7 * ms * Fs = 173 mW
mc =
1 (1 C-cell in this shift-register)
and Fs = 100 MHz
=> PC-cells = P8 * mc * Fs = 0.14 mW
Fpi ~ 0 MHz
and pi= 1 (1 reset input => this is why Fpi=0)
=> Pinputs = P9 * pi * Fpi = 0 mW
Fpo = 50 MHz
and po = 1
=> Poutputs = PI/O * po * Fpo= 27.10 mW
No RAM/FIFO in this shift-register
=> Pmemory = 0 mW
No PLL in this shift-register
=> PPLL = 0 mW
Pac = PHCLK + PCLK + PR-cells + PC-cells + Pinputs + Poutputs + Pmemory + PPLL = 276 mW
Pdc = 7.5mA * 1.5V = 11.25 mW
Ptotal = Pdc + Pac = 11.25 mW + 276mW = 290.30 mW
相关PDF资料
PDF描述
AGM36DTMN CONN EDGECARD 72POS R/A .156 SLD
ASM36DTMN CONN EDGECARD 72POS R/A .156 SLD
AYM36DTMN CONN EDGECARD 72POS R/A .156 SLD
EP4SGX70DF29I4N IC STRATIX IV FPGA 70K 780FBGA
EP2S60F672C4N IC STRATIX II FPGA 60K 672-FBGA
相关代理商/技术参数
参数描述
AX2000-2FGG896M 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX2000-2FGG896PP 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX2000-2PQ896 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX2000-2PQ896B 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:Axcelerator Family FPGAs
AX2000-2PQ896I 制造商:ACTEL 制造商全称:Actel Corporation 功能描述:Axcelerator Family FPGAs