参数资料
型号: DS21455DK
厂商: Maxim Integrated Products
文件页数: 199/269页
文件大小: 0K
描述: KIT DESIGN FOR DS21458
产品培训模块: Lead (SnPb) Finish for COTS
Obsolescence Mitigation Program
标准包装: 1
主要目的: 电信,线路接口单元(LIU)
已用 IC / 零件: DS21455,DS21458
已供物品: 板,子卡,CD
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页当前第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页
DS21455/DS21458 Quad T1/E1/J1 Transceivers
35 of 269
PIN
NAME
TYPE
FUNCTION
J9
ESIBS1
I/O
Extended System Information Bus 1
H5
INT
O
Active-Low Interrupt for All Four Transceivers
K16
JTCLK
I
JTAG Clock
C10
JTDI
I
JTAG Data Input
K13
JTDO
O
JTAG Data Output
J15
JTMS
I
JTAG Test Mode Select
K14
JTRST
I
JTAG Reset
D9
TPD
I
Transmit Power-Down Enable
H4
MCLK1
I
Master Clock for Transceiver 1 and Transceiver 3
J12
MCLK2
I
Master Clock for Transceiver 2 and Transceiver 4
R8
MUX
I
Mux Bus Select
E9
Unused
I
Connect to VSS for Proper Operation
K9
N.C.
No Connection
P3
N.C.
No Connection
K3
RCHBLK1
O
Receive Channel Block for Transceiver 1
G10
RCHBLK2
O
Receive Channel Block for Transceiver 2
C7
RCHBLK3
O
Receive Channel Block for Transceiver 3
R11
RCHBLK4
O
Receive Channel Block for Transceiver 4
L2
RCHCLK1
O
Receive Channel Clock for Transceiver 1
G11
RCHCLK2
O
Receive Channel Clock for Transceiver 2
D7
RCHCLK3
O
Receive Channel Clock for Transceiver 3
M9
RCHCLK4
O
Receive Channel Clock for Transceiver 4
K8
RCLK1
O
Receive Clock Output from the Framer on Transceiver 1
F10
RCLK2
O
Receive Clock Output from the Framer on Transceiver 2
G5
RCLK3
O
Receive Clock Output from the Framer on Transceiver 3
K12
RCLK4
O
Receive Clock Output from the Framer on Transceiver 4
H9
Unused
I
Connect to VSS for Proper Operation
R1
RCLKO1
O
Receive Clock Output from the LIU on Transceiver 1
C14
RCLKO2
O
Receive Clock Output from the LIU on Transceiver 2
A2
RCLKO3
O
Receive Clock Output from the LIU on Transceiver 3
P14
RCLKO4
O
Receive Clock Output from the LIU on Transceiver 4
A10
RD (DS)
I
Active-Low Read Input (Data Strobe)
K4
RFSYNC1
O
Receive Frame Sync (Before the Receive Elastic Store) for Transceiver 1
G14
RFSYNC2
O
Receive Frame Sync (Before the Receive Elastic Store) for Transceiver 2
C6
RFSYNC3
O
Receive Frame Sync (Before the Receive Elastic Store) for Transceiver 3
P11
RFSYNC4
O
Receive Frame Sync (Before the Receive Elastic Store) for Transceiver 4
M2
RLCLK1
O
Receive Link Clock for Transceiver 1
F15
RLCLK2
O
Receive Link Clock for Transceiver 2
B6
RLCLK3
O
Receive Link Clock for Transceiver 3
R12
RLCLK4
O
Receive Link Clock for Transceiver 4
P2
RLINK1
O
Receive Link Data for Transceiver 1
C15
RLINK2
O
Receive Link Data for Transceiver 2
C3
RLINK3
O
Receive Link Data for Transceiver 3
T15
RLINK4
O
Receive Link Data for Transceiver 4
K5
RLOS/LOTC1
O
Receive Loss of Sync/Loss of Transmit Clock for Transceiver 1
E15
RLOS/LOTC2
O
Receive Loss of Sync/Loss of Transmit Clock for Transceiver 2
D6
RLOS/LOTC3
O
Receive Loss of Sync/Loss of Transmit Clock for Transceiver 3
P12
RLOS/LOTC4
O
Receive Loss of Sync/Loss of Transmit Clock for Transceiver 4
M3
RMSYNC1
O
Receive Multiframe Sync for Transceiver 1
G13
RMSYNC2
O
Receive Multiframe Sync for Transceiver 2
E6
RMSYNC3
O
Receive Multiframe Sync for Transceiver 3
M10
RMSYNC4
O
Receive Multiframe Sync for Transceiver 4
H10
Unused
I
Connect to VSS for Proper Operation
相关PDF资料
PDF描述
ECO-S2DA122EA CAP ALUM 1200UF 200V 20% SNAP
EBM36DCSH-S288 CONN EDGECARD 72POS .156 EXTEND
GCC17DRXS CONN EDGECARD 34POS DIP .100 SLD
GBC30DRXN CONN EDGECARD 60POS DIP .100 SLD
EBM36DCSD-S288 CONN EDGECARD 72POS .156 EXTEND
相关代理商/技术参数
参数描述
DS21455N 功能描述:网络控制器与处理器 IC Quad E1-T1-J1 Transceiver RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
DS21455N+ 功能描述:网络控制器与处理器 IC Quad E1-T1-J1 Transceiver RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
DS21458 功能描述:网络控制器与处理器 IC Quad E1-T1-J1 Transceiver RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
DS21458+ 功能描述:网络控制器与处理器 IC Quad E1-T1-J1 Transceiver RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
DS21458DK 功能描述:网络开发工具 DS21458 Dev Kit RoHS:否 制造商:Rabbit Semiconductor 产品:Development Kits 类型:Ethernet to Wi-Fi Bridges 工具用于评估:RCM6600W 数据速率:20 Mbps, 40 Mbps 接口类型:802.11 b/g, Ethernet 工作电源电压:3.3 V