参数资料
型号: DS21455DK
厂商: Maxim Integrated Products
文件页数: 69/269页
文件大小: 0K
描述: KIT DESIGN FOR DS21458
产品培训模块: Lead (SnPb) Finish for COTS
Obsolescence Mitigation Program
标准包装: 1
主要目的: 电信,线路接口单元(LIU)
已用 IC / 零件: DS21455,DS21458
已供物品: 板,子卡,CD
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页当前第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页
DS21455/DS21458 Quad T1/E1/J1 Transceivers
160 of 269
There are two ranges of receive sensitivity for both T1 and E1, which is selectable by the user. The EGL
bit of LIC1 (LIC1.4) selects the full or limited sensitivity.
The resultant E1 or T1 clock derived from MCLK is multiplied by 16 via an internal PLL and fed to the
clock recovery system. The clock recovery system uses the clock from the PLL circuit to form a 16 times
over-sampler, which is used to recover the clock and data. This oversampling technique offers
outstanding performance to meet jitter tolerance specifications shown in Figure 25-9.
Normally, the clock that is output at the RCLK pin is the recovered clock from the E1 AMI/HDB3 or T1
AMI/B8ZS waveform presented at the RTIP and RRING inputs. If the jitter attenuator is placed in the
receive path (as is the case in most applications), the jitter attenuator restores the RCLK to an
approximate 50% duty cycle. If the jitter attenuator is either placed in the transmit path or is disabled, the
RCLK output can exhibit slightly shorter high cycles of the clock. This is due to the highly over-sampled
digital clock recovery circuitry. See the Receive AC Timing Characteristics section for more details.
When no signal is present at RTIP and RRING, a receive carrier loss (RCL) condition will occur and the
RCLK will be derived from the JACLK source.
25.2.1 Receive Level Indicator
The DS21455/DS21458 will report the signal strength at RTIP and RRING in 2.5dB increments via RL3-
RL0 located in the Information Register 2 (INFO2). This feature is helpful when trouble shooting line
performance problems.
25.2.2 Receive G.703 Section 10 Synchronization Signal
The DS21455/DS21458 can receive a 2.048MHz square-wave synchronization clock as specified in
Section 10 of ITU G.703. To use this mode, set the receive synchronization clock enable (LIC3.2) = 1.
25.2.3 Monitor Mode
Monitor applications in both E1 and T1 require various flat gain settings for the receive-side circuitry.
The DS21455/DS21458 can be programmed to support these applications via the monitor mode control
bits MM1 and MM0 in the LIC3 register. Figure 25-3 depicts a typical monitor-mode application.
Figure 25-3. Typical Monitor Application
PRIMARY T1/E1
TERMINATING
DEVICE
T1/E1 LINE
Rm
X
MONITOR
PORT JACK
DS21455/
DS21458
F
M
R
Rt
SECONDARY T1/E1
TERMINATING DEVICE
相关PDF资料
PDF描述
ECO-S2DA122EA CAP ALUM 1200UF 200V 20% SNAP
EBM36DCSH-S288 CONN EDGECARD 72POS .156 EXTEND
GCC17DRXS CONN EDGECARD 34POS DIP .100 SLD
GBC30DRXN CONN EDGECARD 60POS DIP .100 SLD
EBM36DCSD-S288 CONN EDGECARD 72POS .156 EXTEND
相关代理商/技术参数
参数描述
DS21455N 功能描述:网络控制器与处理器 IC Quad E1-T1-J1 Transceiver RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
DS21455N+ 功能描述:网络控制器与处理器 IC Quad E1-T1-J1 Transceiver RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
DS21458 功能描述:网络控制器与处理器 IC Quad E1-T1-J1 Transceiver RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
DS21458+ 功能描述:网络控制器与处理器 IC Quad E1-T1-J1 Transceiver RoHS:否 制造商:Micrel 产品:Controller Area Network (CAN) 收发器数量: 数据速率: 电源电流(最大值):595 mA 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:PBGA-400 封装:Tray
DS21458DK 功能描述:网络开发工具 DS21458 Dev Kit RoHS:否 制造商:Rabbit Semiconductor 产品:Development Kits 类型:Ethernet to Wi-Fi Bridges 工具用于评估:RCM6600W 数据速率:20 Mbps, 40 Mbps 接口类型:802.11 b/g, Ethernet 工作电源电压:3.3 V