参数资料
型号: EFM32TG210F8
厂商: Energy Micro
文件页数: 371/526页
文件大小: 0K
描述: MCU 32BIT 8KB FLASH 32-QFN
标准包装: 1,000
系列: Tiny Gecko
核心处理器: ARM? Cortex?-M3
芯体尺寸: 32-位
速度: 32MHz
连通性: EBI/EMI,I²C,IrDA,智能卡,SPI,UART/USART
外围设备: 欠压检测/复位,DMA,POR,PWM,WDT
输入/输出数: 24
程序存储器容量: 8KB(8K x 8)
程序存储器类型: 闪存
RAM 容量: 2K x 8
电压 - 电源 (Vcc/Vdd): 1.8 V ~ 3.8 V
数据转换器: A/D 4x12b,D/A 1x12b
振荡器型: 外部
工作温度: -40°C ~ 85°C
封装/外壳: 32-VQFN 裸露焊盘
包装: 带卷 (TR)
其它名称: EFM32TG210F8-QFN32
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页第336页第337页第338页第339页第340页第341页第342页第343页第344页第345页第346页第347页第348页第349页第350页第351页第352页第353页第354页第355页第356页第357页第358页第359页第360页第361页第362页第363页第364页第365页第366页第367页第368页第369页第370页当前第371页第372页第373页第374页第375页第376页第377页第378页第379页第380页第381页第382页第383页第384页第385页第386页第387页第388页第389页第390页第391页第392页第393页第394页第395页第396页第397页第398页第399页第400页第401页第402页第403页第404页第405页第406页第407页第408页第409页第410页第411页第412页第413页第414页第415页第416页第417页第418页第419页第420页第421页第422页第423页第424页第425页第426页第427页第428页第429页第430页第431页第432页第433页第434页第435页第436页第437页第438页第439页第440页第441页第442页第443页第444页第445页第446页第447页第448页第449页第450页第451页第452页第453页第454页第455页第456页第457页第458页第459页第460页第461页第462页第463页第464页第465页第466页第467页第468页第469页第470页第471页第472页第473页第474页第475页第476页第477页第478页第479页第480页第481页第482页第483页第484页第485页第486页第487页第488页第489页第490页第491页第492页第493页第494页第495页第496页第497页第498页第499页第500页第501页第502页第503页第504页第505页第506页第507页第508页第509页第510页第511页第512页第513页第514页第515页第516页第517页第518页第519页第520页第521页第522页第523页第524页第525页第526页
Preliminary
...the world's most energy friendly microcontrollers
2011-05-19 - d0034_Rev0.91
432
www.energymicro.com
the OPA output by setting corresponding bits in OUTPEN in DACn_OPAxMUX. For OPA0 alternative
output 4 is connected to ADC input mux CH0 when enabled. OPA1's alternative output 4 is connected
to ADC input mux CH1 when enabled. For OPA2, the two main outputs can be connected to ADC input
mux CH0 and ADC input mux CH5 respectively when enabled. In addition to these, OPA0 and OPA1
main outputs can also use the DAC0 ADC input and DAC1 ADC input. See Section 24.3.4 (p. 388) , in
the ADC chapter for information on how to configure the ADC input mux.
26.3.1.3 Gain Programming
The feedback path of each mux includes a resistor ladder, which can be used to select a set of gain
values. The gain can be selected by the RESSEL bitfield located in DACn_OPAxMUX register. The
gain values are taken from tappings of the resistor ladder based on ratio of R2/R1. It is also possible to
bypass the resistor ladder in Unity Gain (UG) mode.
26.3.1.4 Offset Calibration
The offset calibration registers are located in different registers for the opamps. OPA0 and OPA1's offset
can be set through the CH0OFFSET and CH1OFFSET bitfields respectively in DACn_CAL. The offset
for OPA2 can be set through OPA2OFFSET in DACn_OPAOFFSET.
26.3.1.5 Shorting Non-inverting and Inverting Input
Functionality for offset calibration of the opamps has been added, this functionality is enabled by setting
the OPAxSHORT bitfield in DACn_OPAxCTRL. Setting this bitfield enables a switch that shorts between
the inverting and non-inverting input of the OPA, effectively driving the offset voltage of the opamp to
the output. Using the ADC to measure this offset, the calibration register can be adjusted to minimize
the output offset.
26.3.1.6 Low Pass Filter
The low pass filter is located between the pad and the positive input. The lowpass filter is designed to
couple the input signal to local VSS for high frequencies and has a 3dB frequency of approximately
130MHz when driven from a 50 ohm source. The filter adds a parasitic capacitance of approximately
1.2pF towards local VSS when enabled. The filter is enabled out of reset and can be disabled by setting
OPAxLPFDIS in DACn_OPAxCTRL.
26.3.1.7 Disabling of rail-to-rail Operation
Each opamp can have the input rail-to-rail stage disabled by setting the OPAxHCMDIS bitfield in
DACn_OPACTRL. Disabling the rail-to-rail input stage improves linearity of the opamp, thus improving
the Total Harmonic Distortion, THD, at the cost of reduced input signal swing.
26.3.2 Opamp Modes
The opamp can be configured to perform different Operational Amplifier functions by configuring the
internal signal routing between the opamps. The modes available are described in the following sections.
26.3.2.1 General Opamp Mode
In this mode the resistor ladder is isolated from the feedback path and input signal routing is defined
by OPAxPOSSEL and OPAxNEGSEL in DACn_OPAxMUX. The output signal routing is defined by
OUTPEN in DACn_OPAxMUX
Table 26.1. General Opamp Mode Configuration
OPA bitfields
OPA Configuration
OPAx POSSEL
POSPADx, DACx
相关PDF资料
PDF描述
HI9P5051-9Z IC SWITCH DUAL SPDT 16SOIC
NB7V72MMNHTBG IC CROSSPOINT SWITCH 2X2 16-QFN
VE-B1X-CU-B1 CONVERTER MOD DC/DC 5.2V 200W
VI-B10-CU-B1 CONVERTER MOD DC/DC 5V 200W
NB7L72MMNG IC CROSSPOINT SWITCH 2X2 16QFN
相关代理商/技术参数
参数描述
EFM32TG210F8-QFN32 制造商:Energy Micro AS 功能描述:TINY GECKO MCU - Tape and Reel 制造商:Energy Micro AS 功能描述:IC MCU 32BIT 8KB FLASH 32QFN
EFM32TG210F8-QFN32T 制造商:Energy Micro AS 功能描述:32 BIT ARM MPU, TINY GECKO - Trays
EFM32TG210F8-QFN32-T 制造商:Energy Micro AS 功能描述:IC MCU 32BIT 8KB FLASH 32QFN
EFM32TG210F8-T 制造商:Energy Micro AS 功能描述:IC MCU 32BIT 8KB FLASH 32QFN
EFM32TG222F16 功能描述:ARM微控制器 - MCU 16KB Flahs 4KB RAM RoHS:否 制造商:STMicroelectronics 核心:ARM Cortex M4F 处理器系列:STM32F373xx 数据总线宽度:32 bit 最大时钟频率:72 MHz 程序存储器大小:256 KB 数据 RAM 大小:32 KB 片上 ADC:Yes 工作电源电压:1.65 V to 3.6 V, 2 V to 3.6 V, 2.2 V to 3.6 V 工作温度范围:- 40 C to + 85 C 封装 / 箱体:LQFP-48 安装风格:SMD/SMT