参数资料
型号: EPM7096LC68-10H
厂商: ALTERA CORP
元件分类: PLD
英文描述: EE PLD, 10 ns, PQCC68
封装: PLASTIC, LCC-68
文件页数: 65/66页
文件大小: 1486K
代理商: EPM7096LC68-10H
8
Altera Corporation
MAX 7000 Programmable Logic Device Family Data Sheet
Figure 2 shows the architecture of MAX 7000E and MAX 7000S devices.
Figure 2. MAX 7000E & MAX 7000S Device Block Diagram
Logic Array Blocks
The MAX 7000 device architecture is based on the linking of high-
performance, flexible, logic array modules called logic array blocks
(LABs). LABs consist of 16-macrocell arrays, as shown in Figures 1 and 2.
Multiple LABs are linked together via the programmable interconnect
array (PIA), a global bus that is fed by all dedicated inputs, I/O pins, and
macrocells.
6
INPUT/GCLRn
6 Output Enables
16
36
16
I/O
Control
Block
LAB C
LAB D
I/O
Control
Block
6
16
36
16
I/O
Control
Block
LAB A
LAB B
I/O
Control
Block
6
6 to16
INPUT/GCLK1
INPUT/OE2/GCLK2
INPUT/OE1
6 to 16 I/O Pins
6 to16
Macrocells
1 to 16
Macrocells
17 to 32
Macrocells
33 to 48
Macrocells
49 to 64
PIA
相关PDF资料
PDF描述
EPM7096LC84-12H EE PLD, 12 ns, PQCC84
EPM7128SLC84-10F EE PLD, 10 ns, PQCC84
EPM7128SLC84-15F EE PLD, 15 ns, PQCC84
EPM7128SLC84-7F EE PLD, 7.5 ns, PQCC84
EPM7512BBI256-10 EE PLD, 10 ns, PBGA256
相关代理商/技术参数
参数描述
EPM7096LC68-12 功能描述:CPLD - 复杂可编程逻辑器件 CPLD - MAX 7000 96 Macro 52 IOs RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
EPM7096LC68-15 功能描述:CPLD - 复杂可编程逻辑器件 CPLD - MAX 7000 96 Macro 52 IOs RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100
EPM7096LC68-2 制造商:未知厂家 制造商全称:未知厂家 功能描述:UV-Erasable/OTP Complex PLD
EPM7096LC68-3 制造商:未知厂家 制造商全称:未知厂家 功能描述:UV-Erasable/OTP Complex PLD
EPM7096LC68-7 功能描述:CPLD - 复杂可编程逻辑器件 CPLD - MAX 7000 96 Macro 52 IOs RoHS:否 制造商:Lattice 系列: 存储类型:EEPROM 大电池数量:128 最大工作频率:333 MHz 延迟时间:2.7 ns 可编程输入/输出端数量:64 工作电源电压:3.3 V 最大工作温度:+ 90 C 最小工作温度:0 C 封装 / 箱体:TQFP-100