参数资料
型号: EVAL-AD9393-AKZ
厂商: Analog Devices Inc
文件页数: 37/40页
文件大小: 0K
描述: EVAL KIT 9393
标准包装: 1
主要目的: 视频,开关,HDMI
嵌入式:
已用 IC / 零件: AD9393
已供物品:
AD9393
Rev. 0 | Page 6 of 40
AD9393
TOP VIEW
(Not to Scale)
PIN CONFIGURATION AND FUNCTION DESCRIPTIONS
D14
D15
D16
D18
D20
D22
DCLK
HSOUT
O/E
SDA
D13
D12
D17
D19
D21
D23
DE
VDD
GND
VD
GND
VD
SCLK
LRCLK
DVDD
VSOUT
PD
SCL
GND
MCLK
I2S3
I2S2
I2S1
I2S0
SPDIF
RTERM
DDC_
SDA
Rx2+
RxC–
RxC+
GND
Rx0–
Rx0+
GND
Rx1–
Rx1+
GND
Rx2–
D11
D10
GND
D9
D8
GND
FILT
D7
D6
GND
D5
D4
PVDD
MDA
D3
D2
PVDD
MCL
D1
D0
DDC_
SCL
GND
A
123
456
789
10
B
J
K
C
D
E
F
G
H
08
04
3-
0
02
Figure 2. Pin Configuration
Table 4. Complete Pin List
Pin No.
Mnemonic
Description
Value
Inputs
B9
PD
Power-Down Control. Power-Down Control/Three-State Control. The function
of this pin is programmable via Register 0x26[2:1].
3.3 V CMOS
Digital Video Data Inputs
K5, K4, K8, K7, J10, K10
Rx0+, Rx0,
Rx1+, Rx1,
Rx2+, Rx2
Digital Input Channel x True/Complement. These six pins receive three pairs of
transition minimized differential signaling (TMDS ) pixel data (at 10× the pixel
rate) from a digital graphics transmitter.
TMDS
Digital Video Clock Inputs
K2, K1
RxC+, RxC
Digital Data Clock True/Complement. This clock pair receives a TMDS clock at
1× pixel data rate.
TMDS
Outputs
B6, A6, B5, A5, B4,
A4, B3, A3, A2, A1,
B1, B2, C1, C2, D1,
D2, E1, E2, F1, F2,
G1, G2, H1, H2
D[23:0]
Data Outputs. In RGB,
D[23:16] = Red[7:0]
D[15:8] = Green[7:0]
D[7:0] = Blue[7:0]
VDD
A7
DCLK
Data Output Clock. This is the main clock output signal used to strobe the
output data and HSOUT into external logic. Four possible output clocks can
be selected with Register 0x25[7:6]. These are related to the pixel clock (×
pixel clock, 1× pixel clock, 2× frequency pixel clock, and a 90° phase shifted
pixel clock). They are produced by the internal PLL clock generator and are
synchronous with the pixel clock. The polarity of DCLK can also be inverted via
Register 0x24[0].
VDD
A8
HSOUT
HSYNC Output Clock (Phase-Aligned with DCLK). Horizontal sync output. A
reconstructed and phase-aligned version of the HSYNC input. Both the
polarity and duration of this output can be programmed via serial bus
registers. By maintaining alignment with DCLK and data, data timing with
respect to horizontal sync can always be determined.
VDD
相关PDF资料
PDF描述
VI-JTT-EX CONVERTER MOD DC/DC 6.5V 75W
VE-2WN-EX CONVERTER MOD DC/DC 18.5V 75W
APX811-29UG-7 IC SUPERVISOR 2.93V SOT143-4
2-6278127-0 SC SIMPLX/MT-RJ 20M1 C/A
VE-2WM-EX CONVERTER MOD DC/DC 10V 75W
相关代理商/技术参数
参数描述
EVAL-AD974CB 功能描述:BOARD EVAL FOR AD974 RoHS:否 类别:编程器,开发系统 >> 评估板 - 模数转换器 (ADC) 系列:- 产品培训模块:Obsolescence Mitigation Program 标准包装:1 系列:- ADC 的数量:1 位数:12 采样率(每秒):94.4k 数据接口:USB 输入范围:±VREF/2 在以下条件下的电源(标准):- 工作温度:-40°C ~ 85°C 已用 IC / 零件:MAX11645 已供物品:板,软件
EVAL-AD976ACB 功能描述:BOARD EVAL FOR AD976A RoHS:否 类别:编程器,开发系统 >> 评估板 - 模数转换器 (ADC) 系列:- 产品培训模块:Obsolescence Mitigation Program 标准包装:1 系列:- ADC 的数量:1 位数:12 采样率(每秒):94.4k 数据接口:USB 输入范围:±VREF/2 在以下条件下的电源(标准):- 工作温度:-40°C ~ 85°C 已用 IC / 零件:MAX11645 已供物品:板,软件
EVAL-AD976CB 功能描述:BOARD EVAL FOR AD976 RoHS:否 类别:编程器,开发系统 >> 评估板 - 模数转换器 (ADC) 系列:- 产品培训模块:Obsolescence Mitigation Program 标准包装:1 系列:- ADC 的数量:1 位数:12 采样率(每秒):94.4k 数据接口:USB 输入范围:±VREF/2 在以下条件下的电源(标准):- 工作温度:-40°C ~ 85°C 已用 IC / 零件:MAX11645 已供物品:板,软件
EVAL-AD977ACB 功能描述:BOARD EVAL FOR AD977A RoHS:否 类别:编程器,开发系统 >> 评估板 - 模数转换器 (ADC) 系列:- 产品培训模块:Obsolescence Mitigation Program 标准包装:1 系列:- ADC 的数量:1 位数:12 采样率(每秒):94.4k 数据接口:USB 输入范围:±VREF/2 在以下条件下的电源(标准):- 工作温度:-40°C ~ 85°C 已用 IC / 零件:MAX11645 已供物品:板,软件
EVAL-AD977CB 功能描述:BOARD EVAL FOR AD977 RoHS:否 类别:编程器,开发系统 >> 评估板 - 模数转换器 (ADC) 系列:- 产品培训模块:Obsolescence Mitigation Program 标准包装:1 系列:- ADC 的数量:1 位数:12 采样率(每秒):94.4k 数据接口:USB 输入范围:±VREF/2 在以下条件下的电源(标准):- 工作温度:-40°C ~ 85°C 已用 IC / 零件:MAX11645 已供物品:板,软件