参数资料
型号: ICS93728YFLFT
元件分类: 时钟及定时
英文描述: LOW SKEW CLOCK DRIVER, 12 TRUE OUTPUT(S), 12 INVERTED OUTPUT(S), PDSO48
封装: 0.300 INCH, SSOP-48
文件页数: 4/9页
文件大小: 87K
代理商: ICS93728YFLFT
4
ICS93728
Preliminary Product Preview
0712A—09/20/02
I
2C Table: Step Delay Control Register
Pin #
Name
PWD
Bit 7
-
(reserved)
R/W
-
1
Bit 6
-
(reserved)
R/W
-
1
Bit 5
-
(reserved)
R/W
-
1
Bit 4
-
(reserved)
R/W
-
1
Bit 3
-
(reserved)
R/W
-
1
Bit 2
-
(reserved)
R/W
-
1
Bit 1
-
(reserved)
R/W
-
1
Bit 0
-
(reserved)
R/W
-
1
I
2C Table: Reserved Register
Pin #
Name
0
1
PWD
Bit 7
-
(reserved)
R/W
-
1
Bit 6
-
(reserved)
R/W
-
1
Bit 5
-
(reserved)
R/W
-
1
Bit 4
-
(reserved)
R/W
-
1
Bit 3
-
(reserved)
R/W
-
1
Bit 2
-
(reserved)
R/W
-
1
Bit 1
-
(reserved)
R/W
-
1
Bit 0
-
(reserved)
R/W
-
1
I
2C Table: Output Control Register
Pin #
Name
0
1
PWD
Bit 7
-
(reserved)
R/W
-
1
Bit 6
-
(reserved)
R/W
-
1
Bit 5
-
(reserved)
R/W
-
1
Bit 4
-
(reserved)
R/W
-
1
Bit 3
45, 44
DDRT11, DDRC11
Output Enable
R/W
Stop
Run
1
Bit 2
43, 42
DDRT10, DDRC10
Output Enable
R/W
Stop
Run
1
Bit 1
39, 38
DDRT9, DDRC9
Output Enable
R/W
Stop
Run
1
Bit 0
34, 33
DDRT8, DDRC8
Output Enable
R/W
Stop
Run
1
I
2C Table: Output Control Register
Pin #
Name
0
1
PWD
Bit 7
30, 29
DDRT7, DDRC7
Output Enable
R/W
Stop
Run
1
Bit 6
28, 27
DDRT6, DDRC6
Output Enable
R/W
Stop
Run
1
Bit 5
21, 22
DDRT5, DDRC5
Output Enable
R/W
Stop
Run
1
Bit 4
19, 20
DDRT4, DDRC4
Output Enable
R/W
Stop
Run
1
Bit 3
15, 16
DDRT3, DDRC3
Output Enable
R/W
Stop
Run
1
Bit 2
10, 11
DDRT2, DDRC2
Output Enable
R/W
Stop
Run
1
Bit 1
6, 7
DDRT1, DDRC1
Output Enable
R/W
Stop
Run
1
Bit 0
4, 5
DDRT0, DDRC0
Output Enable
R/W
Stop
Run
1
Bit Control
Type
Bit Control
Type
Bit Control
Type
Bit Control
Type
BYTE
5
Affected Pin
Control Function
BYTE
7
Affected Pin
Control Function
BYTE
6
Affected Pin
Control Function
BYTE
4
Affected Pin
Control Function
相关PDF资料
PDF描述
ICS93732YGLF-T 93732 SERIES, PLL BASED CLOCK DRIVER, 6 TRUE OUTPUT(S), 6 INVERTED OUTPUT(S), PDSO28
ICS93732YFLF-T 93732 SERIES, PLL BASED CLOCK DRIVER, 6 TRUE OUTPUT(S), 6 INVERTED OUTPUT(S), PDSO28
ICS93776AFT 93776 SERIES, PLL BASED CLOCK DRIVER, 6 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO28
ICS93V847AG-T 93V SERIES, PLL BASED CLOCK DRIVER, 5 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO24
ICS93V847AGLF 93V SERIES, PLL BASED CLOCK DRIVER, 5 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO24
相关代理商/技术参数
参数描述
ICS93732 制造商:ICS 制造商全称:ICS 功能描述:Low Cost DDR Phase Lock Loop Zero Delay Buffer
ICS93732AF 功能描述:IC DDR PLL ZD BUFFER 28-SSOP RoHS:否 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:- 标准包装:28 系列:- 类型:时钟/频率发生器 PLL:是 主要目的:Intel CPU 服务器 输入:时钟 输出:LVCMOS 电路数:1 比率 - 输入:输出:3:22 差分 - 输入:输出:无/是 频率 - 最大:400MHz 电源电压:3.135 V ~ 3.465 V 工作温度:0°C ~ 85°C 安装类型:表面贴装 封装/外壳:64-TFSOP (0.240",6.10mm 宽) 供应商设备封装:64-TSSOP 包装:管件
ICS93732AFLF 功能描述:IC DDR PLL ZD BUFFER 28-SSOP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:- 标准包装:28 系列:- 类型:时钟/频率发生器 PLL:是 主要目的:Intel CPU 服务器 输入:时钟 输出:LVCMOS 电路数:1 比率 - 输入:输出:3:22 差分 - 输入:输出:无/是 频率 - 最大:400MHz 电源电压:3.135 V ~ 3.465 V 工作温度:0°C ~ 85°C 安装类型:表面贴装 封装/外壳:64-TFSOP (0.240",6.10mm 宽) 供应商设备封装:64-TSSOP 包装:管件
ICS93732AFLFT 功能描述:IC DDR PLL ZD BUFFER 28-SSOP RoHS:是 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:- 标准包装:28 系列:- 类型:时钟/频率发生器 PLL:是 主要目的:Intel CPU 服务器 输入:时钟 输出:LVCMOS 电路数:1 比率 - 输入:输出:3:22 差分 - 输入:输出:无/是 频率 - 最大:400MHz 电源电压:3.135 V ~ 3.465 V 工作温度:0°C ~ 85°C 安装类型:表面贴装 封装/外壳:64-TFSOP (0.240",6.10mm 宽) 供应商设备封装:64-TSSOP 包装:管件
ICS93732AFT 功能描述:IC DDR PLL ZD BUFFER 28-SSOP RoHS:否 类别:集成电路 (IC) >> 时钟/计时 - 专用 系列:- 标准包装:28 系列:- 类型:时钟/频率发生器 PLL:是 主要目的:Intel CPU 服务器 输入:时钟 输出:LVCMOS 电路数:1 比率 - 输入:输出:3:22 差分 - 输入:输出:无/是 频率 - 最大:400MHz 电源电压:3.135 V ~ 3.465 V 工作温度:0°C ~ 85°C 安装类型:表面贴装 封装/外壳:64-TFSOP (0.240",6.10mm 宽) 供应商设备封装:64-TSSOP 包装:管件