参数资料
型号: IP-PCI/MT32
厂商: Altera
文件页数: 301/360页
文件大小: 0K
描述: IP PCI 32BIT MASTER/TARGET
标准包装: 1
系列: *
类型: MegaCore
功能: PCI 编译器,主控/目标,32 位
许可证: 初始许可证
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页第187页第188页第189页第190页第191页第192页第193页第194页第195页第196页第197页第198页第199页第200页第201页第202页第203页第204页第205页第206页第207页第208页第209页第210页第211页第212页第213页第214页第215页第216页第217页第218页第219页第220页第221页第222页第223页第224页第225页第226页第227页第228页第229页第230页第231页第232页第233页第234页第235页第236页第237页第238页第239页第240页第241页第242页第243页第244页第245页第246页第247页第248页第249页第250页第251页第252页第253页第254页第255页第256页第257页第258页第259页第260页第261页第262页第263页第264页第265页第266页第267页第268页第269页第270页第271页第272页第273页第274页第275页第276页第277页第278页第279页第280页第281页第282页第283页第284页第285页第286页第287页第288页第289页第290页第291页第292页第293页第294页第295页第296页第297页第298页第299页第300页当前第301页第302页第303页第304页第305页第306页第307页第308页第309页第310页第311页第312页第313页第314页第315页第316页第317页第318页第319页第320页第321页第322页第323页第324页第325页第326页第327页第328页第329页第330页第331页第332页第333页第334页第335页第336页第337页第338页第339页第340页第341页第342页第343页第344页第345页第346页第347页第348页第349页第350页第351页第352页第353页第354页第355页第356页第357页第358页第359页第360页
Functional Description
Single-cycle, 64-bit Avalon-to-PCI read requests that have only the upper
or lower 32 bits enabled, need to be issued as single-cycle, 32-bit read
requests on the PCI bus.
Avalon-MM requires that read response data be returned in the order
requested. Typically, read requests on PCI are initially retried. Usually, a
PCI master will issue additional PCI reads after one has been retried—this
routine is done so that the PCI targets can start the internal actions for
servicing the reads in parallel. However, this leaves the PCI master with
little control over the order in which the reads complete. In bridging to
Avalon-MM, this can be a particular problem when a PCI read is issued
and gets retried, while a second read is issued and data is immediately
provided. The bridge needs to hold on to that data until data for the first
read is returned.
To solve this problem with the best possible performance, the PCI-Avalon
bridge has four Avalon-to-PCI read response buffers for holding pending
reads. The multiple response buffers are used when the Burst Transfers
with Multiple Pending Reads performance profile is chosen.
There is also a buffer for holding additional Avalon-to-PCI read
commands before they are allocated to a pending read buffer and issued
on the PCI bus. This buffer allows writes to pass reads before they are
allocated an Avalon-to-PCI read response buffer.
When a PCI read request is read from the Avalon-to-PCI bypassable read
buffer, it is assigned to the first available Avalon-to-PCI read response
buffer. If an Avalon-to-PCI read response buffer is not available, the PCI
read request is held in the Avalon-to-PCI bypassable read buffer.
To return the read data to Avalon-MM in the correct order, the
Avalon-MM side of the Avalon-to-PCI read response buffers is always
read from the buffers in a first-in, first-out order.
No attempt is made to combine multiple Avalon-MM reads to
consecutive locations into a single PCI Read burst.
Table 7–11 shows PCI master read request termination conditions.
Table 7–11. PCI Master Read Request Termination Conditions (Part 1 of 2)
Termination Condition
Burst count satisfied
Latency timer expired
Resulting Action
Normal master initiated termination on the PCI bus. Master controller proceeds to the
next command.
Normal master initiated termination on PCI bus. The continuation of the PCI read is
made pending as a request the master controller arbiter.
Altera Corporation
October 2011
User Guide Version 11.1
7–33
相关PDF资料
PDF描述
ABM06DRXS CONN EDGECARD 12POS DIP .156 SLD
GSM10DTKI-S288 CONN EDGECARD 20POS .156 EXTEND
RSC06DRTS-S93 CONN EDGECARD 12POS DIP .100 SLD
RMC06DRTS-S93 CONN EDGECARD 12POS DIP .100 SLD
HCC08DRTN-S93 CONN EDGECARD 16POS DIP .100 SLD
相关代理商/技术参数
参数描述
IPPOEINJ1295 制造商:Speco Technologies 功能描述:PoE Injector - 12.95W
IPPOEINJ25 制造商:Speco 功能描述:POE INJECTOR - 25W UP TO 325FT
IPPOERPT 制造商:Speco 功能描述:POE-LAN REPEATER POWER AND DATA UP TO 1000FT
IPPOESPL1295 制造商:Speco 功能描述:POE SPLITTER - 12.95WUP TO 325FT
IPPOESPL25 制造商:Speco 功能描述:POE SPLITTER - 25W UP TO 325FT