参数资料
型号: MC68HLC908QY1CDT
厂商: MOTOROLA INC
元件分类: 微控制器/微处理器
英文描述: 8-BIT, FLASH, 2 MHz, MICROCONTROLLER, PDSO16
封装: TSSOP-16
文件页数: 141/186页
文件大小: 2583K
代理商: MC68HLC908QY1CDT
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页当前第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页
Computer Operating Properly (COP)
Data Sheet
MC68HLC908QY/QT Family — Rev. 2
58
Computer Operating Properly (COP)
MOTOROLA
The COP counter is a free-running 6-bit counter preceded by the 12-bit system
integration module (SIM) counter. If not cleared by software, the COP counter
overflows and generates an asynchronous reset after 218 –24 or 213 –24
BUSCLKX4 cycles; depending on the state of the COP rate select bit, COPRS, in
configuration register 1. With a 218 –24 BUSCLKX4 cycle overflow option, the
internal 12.8-MHz oscillator gives a COP timeout period of 20.48 ms. Writing any
value to location $FFFF before an overflow occurs prevents a COP reset by
clearing the COP counter and stages 12–5 of the SIM counter.
NOTE:
Service the COP immediately after reset and before entering or after exiting stop
mode to guarantee the maximum time before the first COP counter overflow.
A COP reset pulls the RST pin low (if the RSTEN bit is set in the CONFIG1 register)
for 32
× BUSCLKX4 cycles and sets the COP bit in the reset status register (RSR).
NOTE:
Place COP clearing instructions in the main program and not in an interrupt
subroutine. Such an interrupt subroutine could keep the COP from generating a
reset even while the main program is not working properly.
6.3 I/O Signals
The following paragraphs describe the signals shown in Figure 6-1.
6.3.1 BUSCLKX4
BUSCLKX4 is the oscillator output signal. BUSCLKX4 frequency is equal to the
crystal frequency or the RC-oscillator frequency.
6.3.2 STOP Instruction
The STOP instruction clears the SIM counter.
6.3.3 COPCTL Write
Writing any value to the COP control register (COPCTL) (see 6.4 COP Control
Register) clears the COP counter and clears stages 12–5 of the SIM counter.
Reading the COP control register returns the low byte of the reset vector.
6.3.4 Power-On Reset
The power-on reset (POR) circuit in the SIM clears the SIM counter
4096
× BUSCLKX4 cycles after power up.
6.3.5 Internal Reset
An internal reset clears the SIM counter and the COP counter.
相关PDF资料
PDF描述
MC68HC11F1CFN2R2 8-BIT, EEPROM, 2 MHz, MICROCONTROLLER, PQCC68
MC8641DVU1333JC 32-BIT, 166.66 MHz, MICROPROCESSOR, CBGA1023
MC8641DVU1500KB 32-BIT, 166.66 MHz, MICROPROCESSOR, CBGA1023
MC68HC711K4MFU3 8-BIT, OTPROM, 3 MHz, MICROCONTROLLER, PQFP80
MC68HC908QL2VP 8-BIT, FLASH, 2 MHz, MICROCONTROLLER, PDIP16
相关代理商/技术参数
参数描述
MC68HLC908QY1CDW 制造商:Rochester Electronics LLC 功能描述:LOW V-1.5K FLASH W/O ADC - Bulk
MC68HLC908QY1DT 制造商:Rochester Electronics LLC 功能描述:- Tape and Reel
MC68HLC908QY2CDT 制造商:Rochester Electronics LLC 功能描述:- Bulk
MC68HLC908QY2CDW 制造商:Rochester Electronics LLC 功能描述:LOW V-1.5K FLASH W/ADC - Bulk
MC68HLC908QY2CP 制造商:Rochester Electronics LLC 功能描述:LOW V-1.5K FLASH W/ADC - Bulk