参数资料
型号: MC68HLC908QY1CDT
厂商: MOTOROLA INC
元件分类: 微控制器/微处理器
英文描述: 8-BIT, FLASH, 2 MHz, MICROCONTROLLER, PDSO16
封装: TSSOP-16
文件页数: 164/186页
文件大小: 2583K
代理商: MC68HLC908QY1CDT
第1页第2页第3页第4页第5页第6页第7页第8页第9页第10页第11页第12页第13页第14页第15页第16页第17页第18页第19页第20页第21页第22页第23页第24页第25页第26页第27页第28页第29页第30页第31页第32页第33页第34页第35页第36页第37页第38页第39页第40页第41页第42页第43页第44页第45页第46页第47页第48页第49页第50页第51页第52页第53页第54页第55页第56页第57页第58页第59页第60页第61页第62页第63页第64页第65页第66页第67页第68页第69页第70页第71页第72页第73页第74页第75页第76页第77页第78页第79页第80页第81页第82页第83页第84页第85页第86页第87页第88页第89页第90页第91页第92页第93页第94页第95页第96页第97页第98页第99页第100页第101页第102页第103页第104页第105页第106页第107页第108页第109页第110页第111页第112页第113页第114页第115页第116页第117页第118页第119页第120页第121页第122页第123页第124页第125页第126页第127页第128页第129页第130页第131页第132页第133页第134页第135页第136页第137页第138页第139页第140页第141页第142页第143页第144页第145页第146页第147页第148页第149页第150页第151页第152页第153页第154页第155页第156页第157页第158页第159页第160页第161页第162页第163页当前第164页第165页第166页第167页第168页第169页第170页第171页第172页第173页第174页第175页第176页第177页第178页第179页第180页第181页第182页第183页第184页第185页第186页
External Interrupt (IRQ)
IRQ Status and Control Register
MC68HLC908QY/QT Family — Rev. 2
Data Sheet
MOTOROLA
External Interrupt (IRQ)
79
To allow software to clear the IRQ latch during a break interrupt, write a 1 to the
BCFE bit. If a latch is cleared during the break state, it remains cleared when the
MCU exits the break state.
To protect the latches during the break state, write a 0 to the BCFE bit. With BCFE
at 0 (its default state), writing to the ACK bit in the IRQ status and control register
during the break state has no effect on the IRQ latch.
8.6 IRQ Status and Control Register
The IRQ status and control register (ISCR) controls and monitors operation of the
The ISCR has the following functions:
Shows the state of the IRQ flag
Clears the IRQ latch
Masks IRQ and interrupt request
Controls triggering sensitivity of the IRQ interrupt pin
IRQF — IRQ Flag
This read-only status bit is high when the IRQ interrupt is pending.
1 = IRQ interrupt pending
0 = IRQ interrupt not pending
ACK — IRQ Interrupt Request Acknowledge Bit
Writing a 1 to this write-only bit clears the IRQ latch. ACK always reads as 0.
Reset clears ACK.
IMASK — IRQ Interrupt Mask Bit
Writing a 1 to this read/write bit disables IRQ interrupt requests. Reset clears
IMASK.
1 = IRQ interrupt requests disabled
0 = IRQ interrupt requests enabled
MODE — IRQ Edge/Level Select Bit
This read/write bit controls the triggering sensitivity of the IRQ pin. Reset clears
MODE.
1 = IRQ interrupt requests on falling edges and low levels
0 = IRQ interrupt requests on falling edges only
Address: $001D
Bit 7
654321
Bit 0
Read:
0000
IRQF
IMASK
MODE
Write:
ACK
Reset:
00000000
= Unimplemented
Figure 8-4. IRQ Status and Control Register (INTSCR)
相关PDF资料
PDF描述
MC68HC11F1CFN2R2 8-BIT, EEPROM, 2 MHz, MICROCONTROLLER, PQCC68
MC8641DVU1333JC 32-BIT, 166.66 MHz, MICROPROCESSOR, CBGA1023
MC8641DVU1500KB 32-BIT, 166.66 MHz, MICROPROCESSOR, CBGA1023
MC68HC711K4MFU3 8-BIT, OTPROM, 3 MHz, MICROCONTROLLER, PQFP80
MC68HC908QL2VP 8-BIT, FLASH, 2 MHz, MICROCONTROLLER, PDIP16
相关代理商/技术参数
参数描述
MC68HLC908QY1CDW 制造商:Rochester Electronics LLC 功能描述:LOW V-1.5K FLASH W/O ADC - Bulk
MC68HLC908QY1DT 制造商:Rochester Electronics LLC 功能描述:- Tape and Reel
MC68HLC908QY2CDT 制造商:Rochester Electronics LLC 功能描述:- Bulk
MC68HLC908QY2CDW 制造商:Rochester Electronics LLC 功能描述:LOW V-1.5K FLASH W/ADC - Bulk
MC68HLC908QY2CP 制造商:Rochester Electronics LLC 功能描述:LOW V-1.5K FLASH W/ADC - Bulk